JAJSFG4C
December 2013 – May 2018
OPA355-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
Device Comparison Table
5.1
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Operating Voltage
8.3.2
Enable Function
8.3.3
Output Drive
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Applications
9.2.1
Transimpedance Amplifier
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.2.1
Optimizing The Transimpedance Circuit
9.2.1.3
Application Curve
9.2.2
High-Impedance Sensor Interface
9.2.3
Driving ADCs
9.2.4
Active Filter
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
商標
12.2
静電気放電に関する注意事項
12.3
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DBV|6
サーマルパッド・メカニカル・データ
発注情報
jajsfg4c_oa
jajsfg4c_pm
6
Pin Configuration and Functions
DBV Package
6-Pin SOT-23
Top View
Pin 1 of the SOT-23-6 is determined by orienting the package marking as indicated in the diagram.
Pin Functions
PIN
I/O
DESCRIPTION
NAME
NO.
ENABLE
5
—
Amplifier power down. Low = disabled, high = normal operation (pin must be driven) .
IN+
3
I
Noninverting input pin
IN–
4
I
Inverting input pin
OUT
1
O
Output pin
V+
6
—
Positive power supply
V–
2
—
Negative power supply