JAJSFB4H September   2010  – June 2024 OPA171 , OPA2171 , OPA4171

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報:OPA171
    5. 5.5 熱に関する情報:OPA2171
    6. 5.6 熱に関する情報:OPA4171
    7. 5.7 電気的特性
    8. 5.8 代表的特性:グラフ一覧
    9. 5.9 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 動作特性
      2. 6.3.2 同相電圧範囲
      3. 6.3.3 位相反転保護
      4. 6.3.4 容量性負荷および安定度
    4. 6.4 デバイスの機能モード
      1. 6.4.1 同相電圧範囲
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
      1. 7.1.1 電気的オーバーストレス
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 設計要件
      2. 7.2.2 詳細な設計手順
        1. 7.2.2.1 容量性負荷および安定度
      3. 7.2.3 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 サポート・リソース
    2. 8.2 サポート・リソース
    3. 8.3 商標
    4. 8.4 静電気放電に関する注意事項
    5. 8.5 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レイアウトのガイドライン

本デバイスで最高の動作性能を実現するため、以下のような優れた PCB レイアウト手法を推奨します。低損失の 0.1µF バイパス コンデンサは、各電源ピンとグランドの間に直接接続し、本デバイスにできる限り近づけて配置します。単一電源アプリケーションの場合は、V+ からグランドに対して 1 つのバイパス コンデンサを接続します。