JAJSHS6E August   2019  – August 2024 OPA810

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics: 10 V
    6. 6.6  Electrical Characteristics: 24 V
    7. 6.7  Electrical Characteristics: 5 V
    8. 6.8  Typical Characteristics: VS = 10 V
    9. 6.9  Typical Characteristics: VS = 24 V
    10. 6.10 Typical Characteristics: VS = 5 V
    11. 6.11 Typical Characteristics: ±2.375-V to ±12-V Split Supply
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 OPA810 Architecture
      2. 7.3.2 ESD Protection
    4. 7.4 Device Functional Modes
      1. 7.4.1 Split-Supply Operation (±2.375 V to ±13.5 V)
      2. 7.4.2 Single-Supply Operation (4.75 V to 27 V)
  9. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Amplifier Gain Configurations
      2. 8.1.2 Selection of Feedback Resistors
      3. 8.1.3 Noise Analysis and the Effect of Resistor Elements on Total Noise
    2. 8.2 Typical Applications
      1. 8.2.1 Transimpedance Amplifier
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curves
      2. 8.2.2 High-Z Input Data Acquisition Front-End
      3. 8.2.3 Multichannel Sensor Interface
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
        1. 8.4.1.1 Thermal Considerations
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 サード・パーティ製品に関する免責事項
    2. 9.2 Documentation Support
      1. 9.2.1 Related Documentation
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 Trademarks
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|8
  • DBV|5
  • DCK|5
サーマルパッド・メカニカル・データ
発注情報

概要

OPA810 は、ピコアンペア (pA) の範囲のバイアス電流を持つ、シングル チャネル、電界効果トランジスタ (FET) 入力、電圧帰還型オペアンプです。OPA810 は 140MHz の小信号ユニティ ゲイン帯域幅でユニティ ゲイン安定であり、チャネルあたり 3.7mA (標準値) の小さな静止電流 (IQ) で優れた DC 精度と動的 AC 性能を実現しています。テキサス・インスツルメンツ独自の高速 SiGe BiCMOS プロセスで製造されており、静止電流が同等である他の FET 入力アンプに比べて大幅に性能が向上しています。70MHz のゲイン帯域幅積 (GBWP)、200V/µs のスルーレート、6.3nV/√Hz の小さい電圧ノイズを特長とする OPA810 は、広範な高忠実度データ アクイジションおよび信号処理アプリケーションで使うために設計されています。

OPA810 はレール ツー レールの入出力を持ち、オプトエレクトロニクス部品とアナログ / デジタル コンバータ (ADC) の入力の駆動や、デジタル / アナログ コンバータ (DAC) の出力で重い負荷を駆動する際のバッファリングのための 75mA のリニア出力電流を供給します。

OPA810 は、-40℃~+125℃の拡張産業用温度範囲にわたって仕様が規定されています。OPA2810 は OPA810 のデュアルチャネル バリアントであり、8 ピン SOIC、SOT-23、VSSOP パッケージで供給されます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
OPA810 D (SOIC、8) 4.9mm × 6 mm
DBV (SOT-23、5) 2.9mm × 2.8 mm
DCK (SC70、5) 2mm × 2.1 mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
OPA810 高インピーダンス入力のデータ アクイジション フロント エンド高インピーダンス入力のデータ アクイジション フロント エンド