JAJSG32D
September 2018 – December 2022
OPA2828
,
OPA828
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性
6.6
代表的な特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
位相反転保護
7.3.2
電気的オーバーストレス
7.3.3
MUX 対応入力
7.3.4
過負荷電力制限
7.3.5
ノイズ特性
7.3.5.1
低ノイズ
7.3.6
容量性負荷および安定度
7.3.7
セトリング・タイム
7.3.8
スルーレート
7.3.9
フルパワー帯域幅
7.3.10
小信号応答
7.3.11
サーマル・シャットダウン
7.3.12
低いオフセット電圧ドリフト
7.3.13
過負荷からの回復
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
SAR ADC ドライバ
8.2.1.1
設計要件
8.2.1.2
詳細な設計手順
8.2.1.3
アプリケーション曲線
8.2.2
ローパス・フィルタ
8.2.2.1
設計要件
8.2.2.2
詳細な設計手順
8.2.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.1.1
熱に関する注意事項
8.4.1.2
PowerPAD™ 設計上の考慮事項 (DGN パッケージのみ)
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
デバイスのサポート
9.1.1
開発サポート
9.1.1.1
PSpice® for TI
9.1.1.2
フィルタ設計ツール
9.2
ドキュメントのサポート
9.2.1
関連資料
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
商標
9.6
静電気放電に関する注意事項
9.7
用語集
10
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DGN|8
MPDS046G
サーマルパッド・メカニカル・データ
DGN|8
PPTD388A
発注情報
jajsg32d_oa
jajsg32d_pm
8.4.2
レイアウト例
図 8-10
OPA828
の回路図
図 8-11
OPA828
のレイアウト例