JAJSD65C february 2017 – february 2023 PGA460-Q1
PRODUCTION DATA
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
VIH _DIGIO | デジタル入力 HIGH レベル | RX および SCLK ピン、VIOREG=VIOREG_33/VIOREG_50 | 0.7∗VIOREG | V | ||
VIL_DIGIO | デジタル入力 LOW レベル | RX および SCLK ピン、VIOREG=VIOREG_33/VIOREG_50 | 0.3∗VIOREG | V | ||
VHYS_DIGIO | デジタル入力ヒステリシス | RX および SCLK ピン | 100 | mV | ||
VOH _DIGIO | デジタル出力 HIGH レベル | DECPL および TX ピン、IDECPL/ITX = –2mA、VIOREG=VIOREG_33/VIOREG_50 | VIOREG – 0.2 | V | ||
VOL_DIGIO | デジタル出力 LOW レベル | DECPL および TX ピン、IDECPL/ITX = 2mA | 0.2 | V | ||
RPU_DIGIO_RX | IOREG に対するデジタル入力プルアップ抵抗 | RX ピン | 90 | 100 | 160 | kΩ |
RPU_DIGIO_SCLK | デジタル入力プルダウン抵抗 | SCLK ピン | 80 | 100 | 130 | kΩ |