JAJSD64C april 2017 – february 2023 PGA460
PRODUCTION DATA
表 7-7 に、メモリマップされた REGMAP のレジスタを示します。表 7-7 に記載されていないレジスタ・オフセット・アドレスは、すべて予約済みと見なされます。これらのレジスタの内容を変更してはいけません。
オフセット | 略称 | レジスタ名 | セクション |
---|---|---|---|
0h | USER_DATA1 | ユーザー汎用データ・レジスタ 1 | 表示 |
1h | USER_DATA2 | ユーザー汎用データ・レジスタ 2 | 表示 |
2h | USER_DATA3 | ユーザー汎用データ・レジスタ 3 | 表示 |
3h | USER_DATA4 | ユーザー汎用データ・レジスタ 4 | 表示 |
4h | USER_DATA5 | ユーザー汎用データ・レジスタ 5 | 表示 |
5h | USER_DATA6 | ユーザー汎用データ・レジスタ 6 | 表示 |
6h | USER_DATA7 | ユーザー汎用データ・レジスタ 7 | 表示 |
7h | USER_DATA8 | ユーザー汎用データ・レジスタ 8 | 表示 |
8h | USER_DATA9 | ユーザー汎用データ・レジスタ 9 | 表示 |
9h | USER_DATA10 | ユーザー汎用データ・レジスタ 10 | 表示 |
Ah | USER_DATA11 | ユーザー汎用データ・レジスタ 11 | 表示 |
Bh | USER_DATA12 | ユーザー汎用データ・レジスタ 12 | 表示 |
Ch | USER_DATA13 | ユーザー汎用データ・レジスタ 13 | 表示 |
Dh | USER_DATA14 | ユーザー汎用データ・レジスタ 14 | 表示 |
Eh | USER_DATA15 | ユーザー汎用データ・レジスタ 15 | 表示 |
Fh | USER_DATA16 | ユーザー汎用データ・レジスタ 16 | 表示 |
10h | USER_DATA17 | ユーザー汎用データ・レジスタ 17 | 表示 |
11h | USER_DATA18 | ユーザー汎用データ・レジスタ 18 | 表示 |
12h | USER_DATA19 | ユーザー汎用データ・レジスタ 19 | 表示 |
13h | USER_DATA20 | ユーザー汎用データ・レジスタ 20 | 表示 |
14h | TVGAIN0 | 時変ゲイン・マップ・セグメント構成レジスタ 0 | 表示 |
15h | TVGAIN1 | 時変ゲイン・マップ・セグメント構成レジスタ 1 | 表示 |
16h | TVGAIN2 | 時変ゲイン・マップ・セグメント構成レジスタ 2 | 表示 |
17h | TVGAIN3 | 時変ゲイン・マップ・セグメント構成レジスタ 3 | 表示 |
18h | TVGAIN4 | 時変ゲイン・マップ・セグメント構成レジスタ 4 | 表示 |
19h | TVGAIN5 | 時変ゲイン・マップ・セグメント構成レジスタ 5 | 表示 |
1Ah | TVGAIN6 | 時変ゲイン・マップ・セグメント構成レジスタ 6 | 表示 |
1Bh | INIT_GAIN | AFE 初期ゲイン構成レジスタ | 表示 |
1Ch | FREQUENCY | バースト周波数構成レジスタ | 表示 |
1Dh | DEADTIME | デッドタイムおよびスレッショルド・グリッチ除去の構成 | 表示 |
1Eh | PULSE_P1 | プリセット 1 パルス・バースト、IO 制御、UART 診断構成 | 表示 |
1Fh | PULSE _P2 | プリセット 2 パルス・バースト、IO 制御、UART 診断構成 | 表示 |
20h | CURR_LIM_P1 | プリセット 1 ドライバ電流制限構成 | 表示 |
21h | CURR_LIM_P2 | プリセット 2 電流制限およびローパス・フィルタ構成 | 表示 |
22h | REC_LENGTH | エコー・データ記録期間構成レジスタ | 表示 |
23h | FREQ_DIAG | 周波数診断構成レジスタ | 表示 |
24h | SAT_FDIAG_TH | 減衰飽和、周波数診断エラー、プリセット 1 非線形制御構成 | 表示 |
25h | FVOLT_DEC | 電圧スレッショルドおよびプリセット 2 非線形スケーリング構成 | 表示 |
26h | DECPL_TEMP | デカップリング温度および AFE ゲイン範囲構成 | 表示 |
27h | DSP_SCALE | DSP パス非線形スケーリングおよびノイズ・レベル構成 | 表示 |
28h | TEMP_TRIM | 温度補償値レジスタ | 表示 |
29h | P1_GAIN_CTRL | プリセット 1 デジタル・ゲイン構成レジスタ | 表示 |
2Ah | P2_GAIN_CTRL | プリセット 2 デジタル・ゲイン構成レジスタ | 表示 |
2Bh | EE_CRC | ユーザー EEPROM 領域 CRC 値レジスタ | 表示 |
40h | EE_CNTRL | ユーザー EEPROM 制御レジスタ | 表示 |
41h | BPF_A2_MSB | BPF A2 係数最上位バイト構成 | 表示 |
42h | BPF_A2_LSB | BPF A2 係数最下位バイト構成 | 表示 |
43h | BPF_A3_MSB | BPF A3 係数最上位バイト構成 | 表示 |
44h | BPF_A3_LSB | BPF A3 係数最下位バイト構成 | 表示 |
45h | BPF_B1_MSB | BPF B1 係数最上位バイト構成 | 表示 |
46h | BPF_B1_LSB | BPF B1 係数最下位バイト構成 | 表示 |
47h | LPF_A2_MSB | LPF A2 係数最上位バイト構成 | 表示 |
48h | LPF_A2_LSB | LPF A2 係数最下位バイト構成 | 表示 |
49h | LPF_B1_MSB | LPF B1 係数最上位バイト構成 | 表示 |
4Ah | LPF_B1_LSB | LPF B1 係数最下位バイト構成 | 表示 |
4Bh | TEST_MUX | テスト・マルチプレクサ構成レジスタ | 表示 |
4Ch | DEV_STAT0 | デバイス・ステータス・レジスタ 0 | 表示 |
4Dh | DEV_STAT1 | デバイス・ステータス・レジスタ 1 | 表示 |
5Fh | P1_THR_0 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 0 | 表示 |
60h | P1_THR_1 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 1 | 表示 |
61h | P1_THR_2 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 2 | 表示 |
62h | P1_THR_3 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 3 | 表示 |
63h | P1_THR_4 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 4 | 表示 |
64h | P1_THR_5 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 5 | 表示 |
65h | P1_THR_6 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 6 | 表示 |
66h | P1_THR_7 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 7 | 表示 |
67h | P1_THR_8 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 8 | 表示 |
68h | P1_THR_9 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 9 | 表示 |
69h | P1_THR_10 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 10 | 表示 |
6Ah | P1_THR_11 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 11 | 表示 |
6Bh | P1_THR_12 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 12 | 表示 |
6Ch | P1_THR_13 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 13 | 表示 |
6Dh | P1_THR_14 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 14 | 表示 |
6Eh | P1_THR_15 | プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 15 | 表示 |
6Fh | P2_THR_0 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 0 | 表示 |
70h | P2_THR_1 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 1 | 表示 |
71h | P2_THR_2 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 2 | 表示 |
72h | P2_THR_3 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 3 | 表示 |
73h | P2_THR_4 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 4 | 表示 |
74h | P2_THR_5 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 5 | 表示 |
75h | P2_THR_6 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 6 | 表示 |
76h | P2_THR_7 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 7 | 表示 |
77h | P2_THR_8 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 8 | 表示 |
78h | P2_THR_9 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 9 | 表示 |
79h | P2_THR_10 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 10 | 表示 |
7Ah | P2_THR_11 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 11 | 表示 |
7Bh | P2_THR_12 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 12 | 表示 |
7Ch | P2_THR_13 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 13 | 表示 |
7Dh | P2_THR_14 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 14 | 表示 |
7Eh | P2_THR_15 | プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 15 | 表示 |
7Fh | THR_CRC | スレッショルド・マップ構成レジスタデータ CRC レジスタ | 表示 |
表の小さい枠に収まるように、複雑なビット・アクセス・タイプを記号で表わしています。表 7-8 に、このセクションでアクセス・タイプに使用しているコードを示します。
アクセス・タイプ | コード | 説明 |
---|---|---|
読み取りタイプ | ||
R | R | 読み取り |
RC | C R | クリア 読み取り |
RH | H R | ハードウェアによってセットまたはクリア 読み取り |
書き込みタイプ | ||
W | W | 書き込み |
リセットまたはデフォルト値 | ||
-n | リセット後の値またはデフォルト値 |
図 7-43 に USER_DATA1 レジスタを示し、表 7-9 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_1 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_1 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-44 に USER_DATA2 レジスタを示し、表 7-10 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 2
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_2 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_2 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-45 に USER_DATA3 レジスタを示し、表 7-11 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 3
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_3 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_3 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-46 に USER_DATA4 レジスタを示し、表 7-12 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 4
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_4 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_4 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-47 に USER_DATA5 レジスタを示し、表 7-13 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 5
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_5 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_5 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-48 に USER_DATA6 レジスタを示し、表 7-14 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 6
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_6 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_6 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-49 に USER_DATA7 レジスタを示し、表 7-15 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 7
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_7 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_7 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-50 に USER_DATA8 レジスタを示し、表 7-16 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 8
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_8 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_8 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-51 に USER_DATA9 レジスタを示し、表 7-17 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 9
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_9 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_9 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-52 に USER_DATA10 レジスタを示し、表 7-18 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 10
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_10 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_10 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-53 に USER_DATA11 レジスタを示し、表 7-19 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 11
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_11 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_11 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-54 に USER_DATA12 レジスタを示し、表 7-20 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 12
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_12 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_12 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-55 に USER_DATA13 レジスタを示し、表 7-21 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 13
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_13 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_13 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-56 に USER_DATA14 レジスタを示し、表 7-22 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 14
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_14 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_14 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-57 に USER_DATA15 レジスタを示し、表 7-23 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 15
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_15 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_15 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-58 に USER_DATA16 レジスタを示し、表 7-24 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 16
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_16 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_16 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-59 に USER_DATA17 レジスタを示し、表 7-25 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 17
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_17 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_17 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-60 に USER_DATA18 レジスタを示し、表 7-26 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 18
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_18 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_18 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-61 に USER_DATA19 レジスタを示し、表 7-27 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 19
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_19 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_19 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-62 に USER_DATA20 レジスタを示し、表 7-28 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー汎用データ・レジスタ 20
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
USER_20 | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | USER_20 | R/W | 0h | このレジスタは、内部機能では使われていません。 レジスタの内容は、外部での使用のみを目的としてユーザーが定義したものです。 |
図 7-63 に TVGAIN0 レジスタを示し、表 7-29 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 0
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_T0 | TVG_T1 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TVG_T0 | R/W | 0h | 時変ゲイン開始時間パラメータ: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
3:0 | TVG_T1 | R/W | 0h | 時変ゲイン T0/T1 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
図 7-64 に TVGAIN1 レジスタを示し、表 7-30 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_T2 | TVG_T3 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TVG_T2 | R/W | 0h | 時変ゲイン T1/T2 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
3:0 | TVG_T3 | R/W | 0h | 時変ゲイン T2/T3 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
図 7-65 に TVGAIN2 レジスタを示し、表 7-31 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 2
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_T4 | TVG_T5 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TVG_T4 | R/W | 0h | 時変ゲイン T3/T4 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
3:0 | TVG_T5 | R/W | 0h | 時変ゲイン T4/T5 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs |
図 7-66 に TVGAIN3 レジスタを示し、表 7-32 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 3
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_G1 | TVG_G2 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:2 | TVG_G1 | R/W | 0h | TVG ポイント 1 ゲイン値: ゲイン= 0.5 × (TVG_G1 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
1:0 | TVG_G2 | R/W | 0h | TVG ポイント 2 ゲイン値: ゲイン= 0.5 × (TVG_G2 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
図 7-67 に TVGAIN4 レジスタを示し、表 7-33 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 4
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_G2 | TVG_G3 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TVG_G2 | R/W | 0h | TVG ポイント 2 ゲイン値: ゲイン= 0.5 × (TVG_G2 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
3:0 | TVG_G3 | R/W | 0h | TVG ポイント 3 ゲイン値: ゲイン= 0.5 × (TVG_G3 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
図 7-68 に TVGAIN5 レジスタを示し、表 7-34 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 5
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_G3 | TVG_G4 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | TVG_G3 | R/W | 0h | TVG ポイント 3 ゲイン値: ゲイン= 0.5 × (TVG_G3 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
5:0 | TVG_G4 | R/W | 0h | TVG ポイント 4 ゲイン値: ゲイン= 0.5 × (TVG_G4 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
図 7-69 に TVGAIN6 レジスタを示し、表 7-35 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
時変ゲイン・マップ・セグメント構成レジスタ 6
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TVG_G5 | RESERVED | FREQ_SHIFT | |||||
R/W-0h | R/W-0h | R/W-0h | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:2 | TVG_G5 | R/W | 0h | TVG ポイント 5 ゲイン値: ゲイン= 0.5 × (TVG_G5 + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
1 | RESERVED | R/W | 0h | 予約済み |
0 | FREQ_SHIFT | R/W | 0h | バースト周波数範囲シフト:0b = ディセーブル 1b = イネーブル、アクティブ周波数 = 6 × (FREQUENCY レジスタで与えられた式を使って計算した周波数) |
図 7-70 に INIT_GAIN レジスタを示し、表 7-36 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
AFE 初期ゲイン構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_BW | GAIN_INIT | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | BPF_BW | R/W | 0h | デジタル・バンドパス・フィルタの帯域幅: 帯域幅 = 2 × (BPF_BW + 1) [kHz] |
5:0 | GAIN_INIT | R/W | 0h | 初期 AFE ゲイン: INIT_ゲイン= 0.5 × (GAIN_INIT + 1) + 値 (AFE_GAIN_RNG)[dB] ここで、値 (AFE_GAIN_RNG) は、DECPL_TEMP レジスタの AFE_GAIN_RNG に設定されたビットに対応する dB 単位の値です |
図 7-71 に FREQUENCY レジスタを示し、表 7-37 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
バースト周波数構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
FREQ | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | FREQ | R/W | 0h | バースト周波数の計算式パラメータ: 周波数 = 0.2 × FREQ + 30 [kHz] 有効なFREQ パラメータ値の範囲は 0~250 (00h~FAh) です。 |
図 7-72 に DEADTIME レジスタを示し、表 7-38 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
パルス・デッドタイムおよびスレッショルド・グリッチ除去構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
THR_CMP_DEGLTCH | PULSE_DT | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | THR_CMP_DEGLTCH | R/W | 0h | スレッショルド・レベル・コンパレータのグリッチ除去期間: グリッチ除去期間 = (THR_CMP_DEGLTCH × 8) [μs] |
3:0 | PULSE_DT | R/W | 0h | バースト・パルス・デッドタイム: デッドタイム = 0.0625 × PULSE_DT[µs] |
図 7-73 に PULSE_P1 レジスタを示し、表 7-39 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 パルス・バースト数、IO ピン制御、UART 診断構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
IO_IF_SEL | UART_DIAG | IO_DIS | P1_PULSE | ||||
R/W-0h | R/W-0h | R/W-0h | R/W-0h | ||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | IO_IF_SEL | R/W | 0h | IO ピンでのインターフェイス選択: 0b = 時間ベース・インターフェイス 1b = 1 線式 UART インターフェイス |
6 | UART_DIAG | R/W | 0h | UART 診断ページ選択: 0b = UART インターフェイスに関連する診断ビット 1b = システム診断に関連する診断ビット |
5 | IO_DIS | R/W | 0h | IO ピン・トランシーバ・ディセーブル: 0b = IO トランシーバ・イネーブル 1b = IO トランシーバ・ディセーブル。注:IO_IF_SEL = 0 の場合のみ使用可能です |
4:0 | P1_PULSE | R/W | 0h | プリセット 1 のバースト・パルス数 注:0h は、OUTA でのみ 1 つのパルスが生成されることを意味します |
図 7-74 にPULSE_P2 レジスタを示し、表 7-40 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 パルス・バースト数、UART 診断構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
UART_ADDR | P2_PULSE | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:5 | UART_ADDR | R/W | 0h | UART インターフェイス・アドレス |
4:0 | P2_PULSE | R/W | 0h | プリセット 2 のバースト・パルス数 注:0h は、OUTA でのみ 1 つのパルスが生成されることを意味します |
図 7-75 に CURR_LIM_P1 レジスタを示し、表 7-41 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 ドライバ電流制限構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
DIS_CL | CURR_LIM1 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | DIS_CL | R/W | 0h | プリセット 1 およびプリセット 2 の電流制限ディセーブル 0b = 電流制限イネーブル 1b = 電流制限ディセーブル |
5:0 | CURR_LIM1 | R/W | 0h | プリセット 1 のドライバ電流制限 電流制限= 7 × CURR_LIM1 + 50 [mA] |
図 7-76 に CURR_LIM_P2 レジスタを示し、表 7-42 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 電流制限およびローパス・フィルタ構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
LPF_CO | CURR_LIM2 | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | LPF_CO | R/W | 0h | ローパス・フィルタのカットオフ周波数: カットオフ周波数 = LPF_CO + 1 [kHz] |
5:0 | CURR_LIM2 | R/W | 0h | プリセット 2 のドライバ電流制限 電流制限 = 7 × CURR_LIM2 + 50 [mA] |
図 7-77 に REC_LENGTH レジスタを示し、表 7-43 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
エコー・データ記録期間構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
P1_REC | P2_REC | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | P1_REC | R/W | 0h | プリセット 1 の記録時間の長さ: 記録時間 = 4.096 × (P1_REC + 1) [ms] |
3:0 | P2_REC | R/W | 0h | プリセット 2 の記録時間の長さ: 記録時間 = 4.096 × (P2_REC + 1) [ms] |
図 7-78 に FREQ_DIAG レジスタを示し、表 7-44 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
周波数診断構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
FDIAG_LEN | FDIAG_START | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | FDIAG_LEN | R/W | 0h | 周波数診断ウィンドウの長さ: 値が 0h の場合、診断はディセーブルです。 0~Fh の値の場合、ウィンドウの長さは 3 × FDIAG_LEN [信号周期] となります |
3:0 | FDIAG_START | R/W | 0h | 周波数診断開始時間: 開始時間 = 100 × FDIAG_START [μs] 注:この時間はバースト終了時間を基準にしています |
図 7-79 に SAT_FDIAG_TH レジスタを示し、表 7-45 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
減衰飽和スレッショルド、周波数診断エラー・スレッショルド、およびプリセット 1 非線形イネーブル制御構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
FDIAG_ERR_TH | SAT _TH | P1_NLS_EN | |||||
R/W-0h | R/W-0h | R/W-0h | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:5 | FDIAG_ERR_TH | R/W | 0h | 周波数診断の絶対誤差時間スレッショルド: スレッショルド = (FDIAG_ERR_TH + 1) [μs] |
4:1 | SAT_TH | R/W | 0h | 飽和診断のスレッショルド・レベル。 |
0 | P1_NLS_EN | R/W | 0h | HIGH に設定すると、プリセット 1 の非線形スケーリングがイネーブルになります |
図 7-80 に FVOLT_DEC レジスタを示し、表 7-46 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
電圧スレッショルドおよびプリセット 2 非線形スケーリング・イネーブル構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
P2_NLS_EN | VPWR_OV_TH | LPM_TMR | FVOLT_ERR_TH | ||||
R/W-0h | R/W-0h | R/W-0h | R/W-0h | ||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | P2_NLS_EN | R/W | 0h | HIGH に設定すると、プリセット 2 の非線形スケーリングがイネーブルになります |
6:5 | VPWR_OV_TH | R/W | 0h | VPWR 過電圧スレッショルド選択: 00b = 12.3V 01b = 17.7V 10b = 22.8V 11b = 28.3V |
4:3 | LPM_TMR | R/W | 0h | 低消費電力モード開始時間: 00b = 250ms 01b = 500ms 10b = 1s 11b = 4s |
2:0 | FVOLT_ERR_TH | R/W | 0h | 電圧診断測定については、「システム診断」セクションを参照してください。 000b = 1 001b = 2 010b = 3 011b = 4 100b = 5 101b = 6 110b = 7 111b = 8 |
図 7-81 に DECPL_TEMP レジスタを示し、表 7-47 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
デカップリング温度および AFE ゲイン範囲構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
AFE_GAIN_RNG | LPM_EN | DECPL_TEMP_SEL | DECPL_T | ||||
R/W-0h | R/W-0h | R/W-0h | R/W-0h | ||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | AFE_GAIN_RNG | R/W | 0h | AFE ゲイン範囲選択コード: 00b = 58~90dB 01b = 52~84dB 10b = 46~78dB 11b = 32~64dB |
5 | LPM_EN | R/W | 0h | PGA460 低消費電力モード・イネーブル: 0b = 低消費電力モード・ディセーブル 1b = 低消費電力モード・イネーブル |
4 | DECPL_TEMP_SEL | R/W | 0h | デカップリング時間 / 温度選択: 0b = 時間デカップリング 1b = 温度デカップリング |
3:0 | DECPL_T | R/W | 0h | 2 次デカップリング時間 / 温度デカップリング DECPL_TEMP_SEL = 0 (時間デカップリング) の場合、 時間 = 4096 × (DECPL_T + 1) [μs] DECPL_TEMP_SEL = 1 (温度デカップリング) の場合、 温度 = 10 × DECPL_T - 40 [℃] |
図 7-82 に DSP_SCALE レジスタを示し、表 7-48 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
DSP非線形スケーリングおよびノイズ・レベル構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
NOISE_LVL | SCALE_K | SCALE_N | |||||
R/W-0h | R/W-0h | R/W-0h | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:3 | NOISE_LVL | R/W | 0h | デジタル・ゲイン値 (Px_DIG_GAIN_LR) が 8 未満の場合、値の範囲は 1 LSBステップで 0~31、 デジタル・ゲイン値 (Px_DIG_GAIN_LR) が 8 より大きい場合、NOISE_LVL に Px_DIG_GAIN_LR/8 を乗算した値 |
2 | SCALE_K | R/W | 0h | 非線形スケーリング指数の選択: 0b = 1.50 1b = 2.00 |
1:0 | SCALE_N | R/W | 0h | 非線形ゲイン (イネーブルの場合) が適用される開始スレッショルド・レベルのポイントを選択します。 00b = TH9 01b = TH10 10b = TH11 11b = TH12 |
図 7-83 に TEMP_TRIM レジスタを示し、表 7-49 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
温度センサ補償値レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TEMP_GAIN | TEMP_OFF | ||||||
R/W-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TEMP_GAIN | R/W | 0h | 温度スケーリング・ゲイン: 符号付きの値は、-8 (1000b)~7 (0111b) の範囲で、測定温度値補償に使われます |
3:0 | TEMP_OFF | R/W | 0h | 温度スケーリング・オフセット: 符号付きの値は、-8 (1000b)~7 (0111b) の範囲で、測定温度値補償に使われます |
図 7-84 に P1_GAIN_CTRL レジスタを示し、表 7-50 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 デジタル・ゲイン構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
P1_DIG_GAIN_LR_ST | P1_DIG_GAIN_LR | P1_DIG_GAIN_SR | |||||
R/W-0h | R/W-0h | R/W-0h | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | P1_DIG_GAIN_LR_ST | R/W | 0h | 開始プリセット 1 スレッショルド・レベル・ポイントを選択します。このポイントから、長距離 (LR) デジタル・ゲイン P1_DIG_GAIN_LR が適用されます。 00b = TH9 01b = TH10 10b = TH11 11b = TH12 |
5:3 | P1_DIG_GAIN_LR | R/W | 0h | プリセット 1 デジタル長距離 (LR) ゲイン。P1_DIG_GAIN_LR_ST で設定した長距離スレッショルド・レベル・ポイントから、記録期間の終了までに適用されます。 000b = ×1 001b = ×2 010b = ×4 011b = ×8 100b = ×16 101b = ×32 110b = 無効 111b = 無効 |
2:0 | P1_DIG_GAIN_SR | R/W | 0h | プリセット1 デジタル短距離 (SR) ゲイン。時間ゼロから、選択した長距離 (LR) スレッショルド・レベル開始ポイントまでに適用されます。: 000b = ×1 001b = ×2 010b = ×4 011b = ×8 100b = ×16 101b = ×32 110b = 無効 111b = 無効 |
図 7-85 に P2_GAIN_CTRL レジスタを示し、表 7-51 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 デジタル・ゲイン構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
P2_DIG_GAIN_LR_ST | P2_DIG_GAIN_LR | P2_DIG_GAIN_SR | |||||
R/W-0h | R/W-0h | R/W-0h | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | P2_DIG_GAIN_LR_ST | R/W | 0h | 開始プリセット 2 スレッショルド・レベル・ポイントを選択します。このポイントから、長距離 (LR) デジタル・ゲイン P2_DIG_GAIN_LR が適用されます。 00b = TH9 01b = TH10 10b = TH11 11b = TH12 |
5:3 | P2_DIG_GAIN_LR | R/W | 0h | プリセット 1 デジタル長距離 (LR) ゲイン。P2_DIG_GAIN_LR_ST で設定した長距離スレッショルド・レベル・ポイントから、記録期間の終了までに適用されます。 000b = ×1 001b = ×2 010b = ×4 011b = ×8 100b = ×16 101b = ×32 110b = 無効 111b = 無効 |
2:0 | P2_DIG_GAIN_SR | R/W | 0h | プリセット 2 デジタル短距離 (SR) ゲイン。時間ゼロから、選択した長距離 (LR) スレッショルド・レベル開始ポイントまでに適用されます。: 000b = ×1 001b = ×2 010b = ×4 011b = ×8 100b = ×16 101b = ×32 110b = 無効 111b = 無効 |
図 7-86 に EE_CRC レジスタを示し、表 7-52 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー EEPROM 領域データ CRC レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
EE_CRC | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | EE_CRC | R/W | 0h | ユーザー EEPROM 領域データ CRC 値 |
図 7-87 に EE_CNTRL レジスタを示し、表 7-53 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
ユーザー EEPROM 制御レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
DATADUMP_EN | EE_UNLCK | EE_PRGM_OK | EE_RLOAD | EE_PRGM | |||
RH/W-0h | R/W-0h | R-0h | R/W-0h | R/W-0h | |||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | DATADUMP_EN | RH/W | 0h | データ・ダンプ・イネーブル・ビット:0b = ディセーブル、1b = イネーブル |
6:3 | EE_UNLCK | R/W | 0h | EEPROM プログラム・イネーブル・ロック解除パスコード・レジスタ: EEPROM 書き込みを有効にするための有効なパスコードは 0xD です。 |
2 | EE_PRGM_OK | R | 0h | EEPROM プログラミング・ステータス:0b = EEPROMが正常に書き込まれませんでした、1b = EEPROMが正常に書き込まれました |
1 | EE_RLOAD | R/W | 0h | EEPROM 再ロード・トリガ:0b = 無効、1b = EEPROM からデータを再ロード |
0 | EE_PRGM | R/W | 0h | EEPROM プログラム・トリガ:0b = 無効、1b = EEPROMへのデータ書き込み |
図 7-88 に BPF_A2_MSB レジスタを示し、表 7-54 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF A2 係数最上位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_A2_MSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_A2_MSB | R/W | 0h | バンドパス・フィルタ A2 係数の最上位バイト値 |
図 7-89 に BPF_A2_LSB レジスタを示し、表 7-55 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF A2 係数最下位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_A2_LSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_A2_LSB | R/W | 0h | バンドパス・フィルタ A2 係数の最下位バイト値 |
図 7-90 に BPF_A3_MSB レジスタを示し、表 7-56 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF A3 係数最上位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_A3_MSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_A3_MSB | R/W | 0h | バンドパス・フィルタ A3 係数の最上位バイト値 |
図 7-91 に BPF_A3_LSB レジスタを示し、表 7-57 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF A3 係数最下位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_A3_LSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_A3_LSB | R/W | 0h | バンドパス・フィルタ A3 係数の最下位バイト値 |
図 7-92 に BPF_B1_MSB レジスタを示し、表 7-58 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF B1 係数最上位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_B1_MSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_B1_MSB | R/W | 0h | バンドパス・フィルタ B1 係数の最上位バイト値 |
図 7-93 に BPF_B1_LSB レジスタを示し、表 7-59 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
BPF B1 係数最下位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
BPF_B1_LSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | BPF_B1_LSB | R/W | 0h | バンドパス・フィルタ B1 係数の最下位バイト値 |
図 7-94 に LPF_A2_MSB レジスタを示し、表 7-60 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
LPF A2 係数最上位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
RESERVED | LPF_A2_MSB | ||||||
R-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | RESERVED | R | 0h | 予約済み |
6:0 | LPF_A2_MSB | R/W | 0h | ローパス・フィルタ A2 係数の最上位バイト値 |
図 7-95 に LPF_A2_LSB レジスタを示し、表 7-61 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
LPF A2 係数最下位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
LPF_A2_LSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | LPF_A2_LSB | R/W | 0h | ローパス・フィルタ A2 係数の最下位バイト値 |
図 7-96 に LPF_B1_MSB レジスタを示し、表 7-62 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
LPF B1 係数最上位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
RESERVED | LPF_B1_MSB | ||||||
R-0h | R/W-0h | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | RESERVED | R | 0h | 予約済み |
6:0 | LPF_B1_MSB | R/W | 0h | ローパス・フィルタ B1 係数の最上位バイト値 |
図 7-97 に LPF_B1_LSB レジスタを示し、表 7-63 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
LPF B1 係数最下位バイト構成
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
LPF_B1_LSB | |||||||
R/W-0h | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | LPF_B1_LSB | R/W | 0h | ローパス・フィルタ B1 係数の最下位バイト値 |
図 7-98 に TEST_MUX レジスタを示し、表 7-64 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
テスト・マルチプレクサ構成レジスタ
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TEST_MUX | RESERVED | SAMPLE_SEL | DP_MUX | ||||
R/W-0h | R-0h | R/W-0h | R/W-0h | ||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:5 | TEST_MUX | R/W | 0h | テスト・ピンのマルチプレクサ出力: 000B = GND ("マルチプレクサ・オフ") 001b =アナログ・フロント・エンド出力 010b =予約 済み 011b =予約済み 100b = 8MHz クロック 101b = ADC サンプル出力クロック 110b =予約済み 111b =予約済み 注1 000b~011b はアナログ出力信号です 注2 100b~111b はデジタル出力信号です |
4 | RESERVED | R | 0h | 予約済み |
3 | SAMPLE_SEL | R/W | 0h | データ・パスのサンプル選択: 0b = サンプルあたり 1μs で 8 ビットのサンプル出力 1b = サンプルあたり 2μsで 12 ビットのサンプル出力 注:DP_MUX パラメータ値 001b~100b で使用します |
2:0 | DP_MUX | R/W | 0h | データ・パス・マルチプレクサのソース選択コード: 000b = ディセーブル 001b = LPF 出力 010b = 整流器出力 011b = BPF 出力 100b = ADC 出力 101b = 未使用 110b = 未使用 111b = 未使用 |
図 7-99 に DEV_STAT0 レジスタを示し、表 7-65 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
デバイス・ステータス・レジスタ 0
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
REV_ID | OPT_ID | CMW_WU_ERR | THR_CRC_ERR | EE_CRC_ERR | TRIM_CRC_ERR | ||
R-2h | R-0h | R-0h | R-1h | R-0h | R-0h | ||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | REV_ID | R | 2h | デバイス・リビジョン識別 |
5:4 | OPT_ID | R | 0h | デバイス・オプション識別 |
3 | CMW_WU_ERR | R | 0h | ウェークアップ・エラー通知: 0 = エラーなし 1 = ウェークアップ・シーケンスが完了する前に、ユーザーがコマンドを送信しようとしました |
2 | THR_CRC_ERR | R | 1h | スレッショルド・マップ構成レジスタ・データ CRC エラー・ステータス: 0 = エラーなし 1 = CRC エラー検出 デバイスの電源オン時に、スレッショルド・マップ構成レジスタが初期化されない状態になると、このフラグがアサートされます。 |
1 | EE_CRC_ERR | R | 0h | ユーザー EEPROM 領域データ CRC エラー・ステータス: 0 =エラーなし 1 = CRC エラーが検出されました |
0 | TRIM_CRC_ERR | R | 0h | トリム EEPROM 領域データ CRC エラー・ステータス: 0 =エラーなし 1 = CRC エラーが検出されました |
図 7-100 に DEV_STAT1 レジスタを示し、表 7-66 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
デバイス・ステータス・レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
RESERVED | TSD_PROT | IOREG_OV | IOREG_UV | AVDD_OV | AVDD_UV | VPWR_OV | VPWR_UV |
R-0h | RC-0h | RC-0h | RC-0h | RC-0h | RC-0h | RC-0h | RC-0h |
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | RESERVED | R | 0h | 予約済み |
6 | TSD_PROT | RC | 0h | サーマル・シャットダウン保護ステータス: 0 = サーマル・シャットダウンが発生していません 1 = サーマル・シャットダウンが発生しました |
5 | IOREG_OV | RC | 0h | IOREG ピン過電圧ステータス: 0 = エラーなし 1 = IOREG 過電圧エラー |
4 | IOREG_UV | RC | 0h | IOREG ピン低電圧ステータス: 0 = エラーなし 1 = IOREG 低電圧エラー |
3 | AVDD_OV | RC | 0h | AVDD ピン過電圧ステータス: 0 = エラーなし 1 = AVDD 過電圧エラー |
2 | AVDD_UV | RC | 0h | AVDD ピン低電圧ステータス: 0 = エラーなし 1 = AVDD 低電圧エラー |
1 | VPWR_OV | RC | 0h | VPWR ピン過電圧ステータス: 0 = エラーなし 1 = VPWR 過電圧エラー |
0 | VPWR_UV | RC | 0h | VPWR ピン低電圧ステータス: 0 = エラーなし 1 = VPWR 低電圧エラー |
図 7-101 に P1_THR_0 レジスタを示し、表 7-67 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 0
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T1 | TH_P1_T2 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T1 | R/W | X | プリセット 1 スレッショルド T1 絶対時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T2 | R/W | X | プリセット 1 スレッショルド T2 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-102 に P1_THR_1 レジスタを示し、表 7-68 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T3 | TH_P1_T4 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T3 | R/W | X | プリセット 1 スレッショルド T3 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T4 | R/W | X | プリセット 1 スレッショルド T4 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-103 に P1_THR_2 レジスタを示し、表 7-69 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 2
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T5 | TH_P1_T6 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T5 | R/W | X | プリセット 1 スレッショルド T5 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T6 | R/W | X | プリセット 1 スレッショルド T6 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-104 に P1_THR_3 レジスタを示し、表 7-70 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 3
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T7 | TH_P1_T8 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T7 | R/W | X | プリセット 1 スレッショルド T7 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T8 | R/W | X | プリセット 1 スレッショルド T8 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-105 に P1_THR_4 レジスタを示し、表 7-71 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 4
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T9 | TH_P1_T10 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T9 | R/W | X | プリセット 1 スレッショルド T9 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T10 | R/W | X | プリセット 1 スレッショルド T10 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-106 に P1_THR_5 レジスタを示し、表 7-72 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 5
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_T11 | TH_P1_T12 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_T11 | R/W | X | プリセット 1 スレッショルド T11 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P1_T12 | R/W | X | プリセット 1 スレッショルド T12 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-107 に P1_THR_6 レジスタを示し、表 7-73 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 6
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L1 | TH_P1_L2 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:3 | TH_P1_L1 | R/W | X | プリセット 1 スレッショルド L1 レベル このビットフィールドは、電源投入時に初期化されません。 |
2:0 | TH_P1_L2 | R/W | X | プリセット 1 スレッショルド L2 レベル・ビット (ビット 4~ビット 2) このビットフィールドは、電源投入時に初期化されません。 |
図 7-108 に P1_THR_7 レジスタを示し、表 7-74 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 7
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L2 | TH_P1_L3 | TH_P1_L4 | |||||
R/W-X | R/W-X | R/W-X | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | TH_P1_L2 | R/W | X | プリセット 1 スレッショルド L2 レベル (ビット 1~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
5:1 | TH_P1_L3 | R/W | X | プリセット 1 スレッショルド L3 レベル このビットフィールドは、電源投入時に初期化されません。 |
0 | TH_P1_L4 | R/W | X | プリセット 1 スレッショルド L4 レベル (ビット 4) このビットフィールドは、電源投入時に初期化されません。 |
図 7-109 に P1_THR_8 レジスタを示し、表 7-75 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 8
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L4 | TH_P1_L5 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P1_L4 | R/W | X | プリセット 1 スレッショルド L4 レベル (ビット 3~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
3:0 | TH_P1_L5 | R/W | X | プリセット 1 スレッショルド L5 レベル (ビット 4~ビット 1) このビットフィールドは、電源投入時に初期化されません。 |
図 7-110 に P1_THR_9 レジスタを示し、表 7-76 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 9
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L5 | TH_P1_L6 | TH_P1_L7 | |||||
R/W-X | R/W-X | R/W-X | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | TH_P1_L5 | R/W | X | プリセット 1 スレッショルド L5 レベル (ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
6:2 | TH_P1_L6 | R/W | X | プリセット 1 スレッショルド L6 レベル このビットフィールドは、電源投入時に初期化されません。 |
1:0 | TH_P1_L7 | R/W | X | プリセット 1 スレッショルド L7 レベル (ビット 4~ビット 3) このビットフィールドは、電源投入時に初期化されません。 |
図 7-111 に P1_THR_10 レジスタを示し、表 7-77 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 10
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L7 | TH_P1_L8 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:5 | TH_P1_L7 | R/W | X | プリセット 1 スレッショルド L7 レベル (ビット 2~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
4:0 | TH_P1_L8 | R/W | X | プリセット 1 スレッショルド L8 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-112 に P1_THR_11 レジスタを示し、表 7-78 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 11 スレッショルド・マップ・セグメント構成レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L9 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P1_L9 | R/W | X | スレッショルド L9 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-113 に P1_THR_12 レジスタを示し、表 7-79 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 12
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L10 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P1_L10 | R/W | X | プリセット 1 スレッショルド L10 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-114 に P1_THR_13 レジスタを示し、表 7-80 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 13
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L11 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P1_L11 | R/W | X | プリセット 1 スレッショルド L11 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-115 に P1_THR_14 レジスタを示し、表 7-81 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 14
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P1_L12 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P1_L12 | R/W | X | プリセット 1 スレッショルド L12 レベル。 このビットフィールドは、電源投入時に初期化されません。 |
図 7-116 に P1_THR_15 レジスタを示し、表 7-82 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 1 スレッショルド・マップ・セグメント構成レジスタ 15
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
RESERVED | TH_P1_OFF | ||||||
R-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | RESERVED | R | X | 予約済み |
3:0 | TH_P1_OFF | R/W | X | プリセット 1 スレッショルド・レベル・オフセット。MSB を符号ビットとして符号付き数値表現を使って、+7~-8の範囲の値をとります。 このビットフィールドは、電源投入時に初期化されません。 |
図 7-117 に P2_THR_0 レジスタを示し、表 7-83 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 0
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T1 | TH_P2_T2 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T1 | R/W | X | プリセット 2 スレッショルド T1 絶対時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T2 | R/W | X | プリセット 2 スレッショルド T2 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-118 に P2_THR_1 レジスタを示し、表 7-84 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 1
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T3 | TH_P2_T4 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T3 | R/W | X | プリセット 2 スレッショルド T3 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T4 | R/W | X | プリセット 2 スレッショルド T4 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-119 に P2_THR_2 レジスタを示し、表 7-85 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 2
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T5 | TH_P2_T6 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T5 | R/W | X | プリセット 2 スレッショルド T5 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T6 | R/W | X | プリセット 2 スレッショルド T6 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-120 に P2_THR_3 レジスタを示し、表 7-86 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 3
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T7 | TH_P2_T8 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T7 | R/W | X | プリセット 2 スレッショルド T7 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T8 | R/W | X | プリセット 2 スレッショルド T8 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-121 に P2_THR_4 レジスタを示し、表 7-87 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 4
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T9 | TH_P2_T10 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T9 | R/W | X | プリセット 2 スレッショルド T9 のデルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T10 | R/W | X | プリセット 2 スレッショルド T10 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-122 に P2_THR_5 レジスタを示し、表 7-88 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 5
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_T11 | TH_P2_T12 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_T11 | R/W | X | プリセット 2 スレッショルド T11 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
3:0 | TH_P2_T12 | R/W | X | プリセット 2 スレッショルド T12 デルタ時間: 0000b = 100µs 0001b = 200µs 0010b = 300µs 0011b = 400µs 0100b = 600µs 0101b = 800µs 0110b = 1000µs 0111b = 1200µs 1000b = 1400µs 1001b = 2000µs 1010b = 2400µs 1011b = 3200µs 1100b = 4000µs 1101b = 5200µs 1110b = 6400µs 1111b = 8000µs このビットフィールドは電源投入時に初期化されません。 |
図 7-123 に P2_THR_6 レジスタを示し、表 7-89 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 6
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L1 | TH_P2_L2 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:3 | TH_P2_L1 | R/W | X | プリセット 2 スレッショルド L1 レベル このビットフィールドは、電源投入時に初期化されません。 |
2:0 | TH_P2_L2 | R/W | X | プリセット 2 スレッショルド L2 レベル (ビット 4~ビット 2) このビットフィールドは、電源投入時に初期化されません。 |
図 7-124 に P2_THR_7 レジスタを示し、表 7-90 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 7
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L2 | TH_P2_L3 | TH_P2_L4 | |||||
R/W-X | R/W-X | R/W-X | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:6 | TH_P2_L2 | R/W | X | プリセット 2 スレッショルド L2 レベル (ビット 1~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
5:1 | TH_P2_L3 | R/W | X | プリセット 2 スレッショルド L3 レベル このビットフィールドは、電源投入時に初期化されません。 |
0 | TH_P2_L4 | R/W | X | プリセット 2 スレッショルド L4 レベル (ビット4) このビットフィールドは、電源投入時に初期化されません。 |
図 7-125 にP2_THR_8 レジスタを示し、表 7-91 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 8
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L4 | TH_P2_L5 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | TH_P2_L4 | R/W | X | プリセット 2 スレッショルド L4 レベル (ビット 3~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
3:0 | TH_P2_L5 | R/W | X | プリセット 2 スレッショルド L5 レベル (ビット 4~ビット 1) このビットフィールドは、電源投入時に初期化されません。 |
図 7-126 に P2_THR_9 レジスタを示し、表 7-92 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 9
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L5 | TH_P2_L6 | TH_P2_L7 | |||||
R/W-X | R/W-X | R/W-X | |||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7 | TH_P2_L5 | R/W | X | プリセット 2 スレッショルド L5 レベル (ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
6:2 | TH_P2_L6 | R/W | X | プリセット 2 スレッショルド L6 レベル このビットフィールドは、電源投入時に初期化されません。 |
1:0 | TH_P2_L7 | R/W | X | プリセット 2 スレッショルド L7 レベル (ビット 4~ビット 3) このビットフィールドは、電源投入時に初期化されません。 |
図 7-127 に P2_THR_10 レジスタを示し、表 7-93 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 10
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L7 | TH_P2_L8 | ||||||
R/W-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:5 | TH_P2_L7 | R/W | X | プリセット 2 スレッショルド L7 レベル (ビット 2~ビット 0) このビットフィールドは、電源投入時に初期化されません。 |
4:0 | TH_P2_L8 | R/W | X | プリセット 2 スレッショルド L8 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-128 に P2_THR_11 レジスタを示し、表 7-94 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 11
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L9 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P2_L9 | R/W | X | プリセット 2 スレッショルド L9 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-129 に P2_THR_12 レジスタを示し、表 7-95 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 12
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L10 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P2_L10 | R/W | X | プリセット 2 スレッショルド L10 レベル このビットフィールドは、初期化されていません。 |
図 7-130 に P2_THR_13 レジスタを示し、表 7-96 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 13
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L11 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P2_L11 | R/W | X | プリセット 2 スレッショルド L11 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-131 に P2_THR_14 レジスタを示し、表 7-97 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 14
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
TH_P2_L12 | |||||||
R/W-X | |||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:0 | TH_P2_L12 | R/W | X | プリセット 2 スレッショルド L12 レベル このビットフィールドは、電源投入時に初期化されません。 |
図 7-132 に P2_THR_15 レジスタを示し、表 7-98 にこのレジスタのフィールドの説明を示します。
概略表に戻ります。
プリセット 2 スレッショルド・マップ・セグメント構成レジスタ 15
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
RESERVED | TH_P2_OFF | ||||||
R-X | R/W-X | ||||||
ビット | フィールド | タイプ | リセット | 説明 |
---|---|---|---|---|
7:4 | RESERVED | R | X | 予約済み |
3:0 | TH_P2_OFF | R/W | X | プリセット 2 スレッショルド・レベル・オフセット。MSBを符号ビットとして符号付き数値表現を使って、+7~-8の範囲の値をとります。 このビットフィールドは、電源投入時に初期化されません。 |