JAJSPR0K December   1995  – November 2024 SN54ACT14 , SN74ACT14

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 スイッチング特性
    7. 5.7 動作特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーション情報に関する免責事項
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • J|14
  • FK|20
  • W|14
サーマルパッド・メカニカル・データ
発注情報

電気的特性

自由空気での推奨動作温度範囲内 (特に記述のない限り)
パラメータテスト条件VCCTA = 25℃SN54ACT14SN74ACT14単位
最小値代表値最大値最小値最大値最小値最大値
VT+
正方向のスレッショルド
4.5 V1.21.51.91.21.91.21.9V
5.5 V1.41.72.11.42.11.42.1
VT-
負方向のスレッショルド
4.5 V0.50.91.20.51.20.51.2V
5.5 V0.611.40.61.40.61.4
ΔVT
ヒステリシス (VT+ - VT-)
4.5 V0.40.61.40.41.40.41.4V
5.5 V0.40.61.50.41.50.41.5
VOHIOH = -50 µA4.5 V4.44.494.44.4V
5.5 V5.45.495.45.4
IOH = -24 mA4.5 V3.863.73.76
5.5 V4.864.74.76
IOH = -50mA(1)5.5 V3.85
IOH = -75mA(1)5.5 V3.85
VOLIOL = 50 µA4.5 V0.0010.10.10.1V
5.5 V0.0010.10.10.1
IOL = 24 mA4.5 V0.360.50.44
5.5 V0.360.50.44
IOL = 50mA(1)5.5 V1.65
IOL = 75mA(1)5.5 V1.65
IIVI = VCC または GND5.5 V±0.1±1±1µA
ICCVI = VCC または GND、IO = 05.5 V24020µA
∆ICC(2)1 つの入力は 3.4V、
他の入力は GND または VCC
5.5V0.61.61.5mA
CiVI = VCC または GND5 V4.5pF
一度に複数の出力をテストすることはできません。また、テスト期間は 2ms を超えないようにしてください。
これは、0V や VCC ではなく、規定された TTL 電圧レベルのいずれかにおける各入力の電源電流の増加量です。