JAJSQD4N December 1995 – February 2024 SN54AHC02 , SN74AHC02
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
’AHC02 デバイスには 4 つの独立した 2 入力 NOR ゲートが内蔵されており、ブール関数 Y = A ● B または Y = A + B を正論理で実行します。
部品番号 | パッケージ (1) | パッケージ サイズ(2) | 本体サイズ (3) |
---|---|---|---|
SNx4AHC02 | D (SOIC、14) | 8.65mm × 6mm | 8.65mm × 3.9mm |
DB (SSOP、14) | 6.20mm × 7.8mm | 6.20mm × 5.3mm | |
DGV (TVSOP、14) | 3.60mm × 6.4mm | 3.60mm × 4.4mm | |
N (PDIP、14) | 19.30mm × 9.4mm | 19.30mm × 6.35mm | |
NS (SOP、14) | 10.2mm × 7.8mm | 10.30mm×5.3mm | |
PW (SOP、14) | 5.00mm × 6.4mm | 5.00mm × 4.4mm | |
RGY (VQFN、14) | 3.50mm × 3.5mm | 3.50mm × 3.5mm | |
BQA (WQFN、14) | 3mm × 2.5mm | 3mm × 2.5mm |