JAJSQW1O October   1995  – August 2024 SN54AHCT373 , SN74AHCT373

PRODMIX  

  1.   1
  2. 特長
  3. 概要
  4. Pin Configuration and Functions
  5. Specifications
    1. 4.1 Absolute Maximum Ratings
    2. 4.2 ESD Ratings
    3. 4.3 Recommended Operating Conditions
    4. 4.4 Thermal Information
    5. 4.5 Electrical Characteristics
    6. 4.6 Timing Requirements, VCC = 5 V ± 0.5 V
    7. 4.7 Switching Characteristics, VCC = 5 V ± 0.5 V
    8. 4.8 Noise Characteristics
    9. 4.9 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Power Supply Recommendations
    2. 7.2 Layout
      1. 7.2.1 Layout Guidelines
      2. 7.2.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Documentation Support (Analog)
      1. 8.1.1 Related Documentation
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • W|20
  • J|20
  • FK|20
サーマルパッド・メカニカル・データ
発注情報

概要

’AHCT373 デバイスはオクタル トランスペアレント D タイプ ラッチです。ラッチ イネーブル (LE) 入力が HIGH の場合、Q 出力はデータ (D) 入力に従います。LE を LOW にすると、D 入力のロジック レベルで Q 出力がラッチされます。

製品情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SN54AHCT373 J (CDIP、20) 24.2mm × 7.62mm 24.2mm × 6.92mm
W (CFP、20) 13.09mm × 8.13mm 13.09mm × 6.92mm
FK (LCCC、20) 8.89 mm × 8.89 mm 8.89mm × 8.89mm
SN74AHCT373 DB (SSOP、20) 7.2mm × 7.8mm 7.50mm × 5.30mm
DW (SOIC、20) 12.80mm × 10.3mm 12.8mm × 7.5mm
NS (SOP、20) 12.60mm × 7.8mm 12.6mm × 5.30mm
N (PDIP、20) 24.33mm × 9.4mm 25.40mm × 6.35 mm
PW (TSSOP、20) 6.50mm × 6.4mm 6.50mm × 4.40mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN54AHCT373 SN74AHCT373 論理図 (正論理)論理図 (正論理)