JAJSPQ6E December 1982 – April 2021 SN54HC11 , SN74HC11
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このデバイスには、3 つの独立した 3 入力 AND ゲートが内蔵されています。各ゲートはブール関数 Y = A ● B ● C を正論理で実行します。
部品番号 | パッケージ | 本体サイズ (公称) |
---|---|---|
SN74HC11DR | SOIC (14) | 8.70mm × 3.90mm |
SN74HC11NR | PDIP (14) | 19.30mm × 6.40mm |
SN74HC11NSR | SO (14) | 10.20mm × 5.30mm |
SN74HC11PWR | TSSOP (14) | 5.00mm × 4.40mm |
SN54HC11JR | CDIP (14) | 21.30mm × 7.60mm |
SN54HC11WR | CFP (14) | 9.20mm × 6.29mm |
SN54HC11FKR | LCCC (20) | 8.90mm × 8.90mm |