JAJSNY6F January   1996  – June 2022 SN54HC368 , SN74HC368

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Switching Characteristics
    6. 5.6 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Documentation Support
      1. 10.1.1 Related Documentation
    2. 10.2 Receiving Notification of Documentation Updates
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 Electrostatic Discharge Caution
    6. 10.6 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • J|16
  • FK|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらのヘキサ・バッファ / ライン・ドライバは、3 ステート・メモリ・アドレス・ドライバ、クロック・ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。’HC368 デバイスは、アクティブ LOW 出力イネーブル入力 (1OE、2OE) を備えたデュアル 4 ラインおよび 2 ライン・バッファ / ドライバとして構成されています。OE が LOW の場合、デバイスは A 入力の反転データを Y 出力に渡します。OE が HIGH の場合、出力は高インピーダンス状態になります。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN54HC368J CDIP (16) 24.38mm × 6.92mm
SN74HC368D SOIC (16) 9.90mm × 3.90mm
SN74HC368N PDIP (16) 19.31mm × 6.35mm
SN74HC368NS SO (16) 6.20mm × 5.30mm
SN74HC368PW TSSOP (16) 5.00mm × 4.40mm
SN54HC368FK LCCC (20) 8.89mm × 8.45mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-9BF1193D-1153-4FC9-94B7-0998772F30A3-low.gif機能ブロック図