JAJSNS8F March   1984  – July 2022 SN54HC540 , SN74HC540

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Switching Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • J|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらのオクタル・バッファおよびライン・ドライバは、一般的な HC240 シリーズの性能を備え、パッケージの反対側に各入力ピンと出力を配置してます。この配置により、プリント基板のレイアウトが大幅に簡素化されます。

3 ステート制御ゲートは、2 入力 NOR です。いずれかの出力イネーブル (OE1 または OE2) 入力が High の場合、8 つの出力はすべて高インピーダンス状態になります。HC540 デバイスの出力のデータは、反転されます。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN54HC540J CDIP (20) 26.92mm × 6.92mm
SN74HC540DW SOIC (20) 12.80mm × 7.50mm
SN74HC540N PDIP (20) 25.40mm × 6.35mm
SN74HC540NSR SO (20) 15.00mm × 5.30mm
SN74HC540PW TSSOP (20) 6.50mm × 4.40mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20210929-SS0I-NRFN-TVPK-QFNDGNRM2GDL-low.png機能ブロック図