JAJSNH7G March 1984 – July 2022 SN54HCT373 , SN74HCT373
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
これらの 8 ビット・ラッチは、大きな容量性負荷または比較的低いインピーダンスの負荷の駆動用に設計された 3 ステート出力を備えています。特に、バッファ・レジスタ、I/O ポート、双方向バス・ドライバ、作業レジスタの実装に適しています。
’HCT373 デバイスの 8 つのラッチは、トランスペアレント D タイプ・ラッチです。ラッチ・イネーブル (LE) 入力が HIGH の場合、Q 出力はデータ (D) 入力に追従します。LE を LOW にすると、そのとき D 入力で設定されたレベルで Q 出力がラッチされます。
部品番号 | パッケージ(1) | 本体サイズ (公称) |
---|---|---|
SN74HCT373DW | SOIC (20) | 12.80mm × 7.50mm |
SN74HCT373N | PDIP (20) | 25.40mm × 6.35mm |
SN74HCT373NSR | SO (20) | 15.00mm × 5.30mm |
SN74HCT373PW | TSSOP (20) | 6.50mm × 4.40mm |
SN54HCT373J | CDIP (20) | 26.92mm × 6.92mm |
SNJ54HCT373FK | LCCC (20) | 8.89 mm×8.45mm |
SNJ54HCT373W | CFP (20) | 13.72mm × 6.92mm |