JAJSPU8F
june 2004 – february 2023
SN65HVD485E
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics: Driver
7.6
Electrical Characteristics: Receiver
7.7
Power Dissipation Characteristics
7.8
Supply Current
7.9
Switching Characteristics: Driver
7.10
Switching Characteristics: Receiver
7.11
Dissipation Ratings
7.12
Typical Characteristics
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.1.1
Data Rate and Bus Length
9.2.1.2
Stub Length
9.2.1.3
Bus Loading
9.2.1.4
Receiver Failsafe
9.2.2
Detailed Design Procedure
9.2.2.1
Power Usage in an RS-485 Transceiver
9.2.3
Application Curve
9.3
Power Supply Recommendations
9.4
Layout
9.4.1
Layout Guidelines
9.4.2
Layout Example
10
Device and Documentation Support
10.1
Device Support
10.1.1
Device Nomenclature
10.1.1.1
Thermal Characteristics of IC Packages
10.2
Documentation Support
10.2.1
Related Documentation
10.3
サポート・リソース
10.4
Trademarks
10.5
静電気放電に関する注意事項
10.6
用語集
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DGK|8
MPDS028E
P|8
MPDI001B
サーマルパッド・メカニカル・データ
発注情報
jajspu8f_oa
jajspu8f_pm
1
特長
バス・ピンの ESD 保護:最大 15kV
1/2 の単位負荷で、バス上に最大 64 のノード
バス・オープン・フェイルセーフ・レシーバ
グリッチの発生しないパワーアップ / パワーダウン・バス入出力
小型の VSSOP-8 パッケージで利用可能
TIA/EIA-485A 規格の要件に適合またはそれを上回る性能
業界標準の SN75176 フットプリント