JAJSPR3D
November 2004 – July 2024
SN74AC04-Q1
PRODMIX
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
スイッチング特性
5.7
スイッチング特性
5.8
動作特性
6
パラメータ測定情報
6.1
16
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
平衡化された CMOS プッシュプル出力
7.3.2
クランプ ダイオード構造
7.4
デバイスの機能モード
8
アプリケーション情報に関する免責事項
8.1
電源に関する推奨事項
8.2
レイアウト
8.2.1
レイアウトのガイドライン
8.2.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
PW|14
BQA|14
サーマルパッド・メカニカル・データ
BQA|14
QFND687
発注情報
jajspr3d_oa
jajspr3d_pm
7.3
機能説明
V
CC
は 5V に最適化
3.3V~5V の昇圧変換を許可
入力は 2V の V
IH
レベルに対応
低エッジ レートにより出力リンギングを最小化
入力は TTL 電圧互換