JAJSVB1 September   2024 SN74AC2G100

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング特性
    7. 5.7 スイッチング特性
    8. 5.8 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 CMOS シュミット トリガ入力
      3. 7.3.3 ラッチ ロジック
      4. 7.3.4 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
    5. 7.5 組み合わせロジックの構成
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
    3. 8.3 アプリケーション曲線
    4. 8.4 電源に関する推奨事項
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 テープおよびリール情報
    2. 11.2 メカニカル データ

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AC2G100 は、立ち上がりエッジ トリガのクロック、アクティブ Low のクリア、構成可能な論理データ入力を備えた 2 つの独立した D タイプ フリップ フロップを内蔵しています。データ入力は、バッファ、インバータ、AND、OR、NAND、NOR、XOR、XNOR など、多くの 1 および 2 入力ロジック機能に構成できます。すべての入力はシュミット トリガ アーキテクチャを備えているため、低速またはノイズの多い入力信号にも対応できます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)本体サイズ (3)
SN74AC2G100BQB (WQFN、16)3.6mm × 2.6 mm3.6mm × 2.6 mm
詳細については、 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74AC2G100 論理図 (正論理)論理図 (正論理)