JAJSVB3
September 2024
SN74AC3G97
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
スイッチング特性
5.7
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
平衡化された CMOS プッシュプル出力
7.3.2
CMOS シュミット トリガ入力
7.3.3
クランプ ダイオード構造
7.4
デバイスの機能モード
7.5
組み合わせロジックの構成
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.1.1
電源に関する考慮事項
8.2.1.2
入力に関する考慮事項
8.2.1.3
出力に関する考慮事項
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.2.4
電源に関する推奨事項
8.2.5
レイアウト
8.2.5.1
レイアウトのガイドライン
8.2.5.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
商標
9.4
静電気放電に関する注意事項
9.5
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
テープおよびリール情報
11.2
メカニカル データ
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
BQA|14
MPQF538A
サーマルパッド・メカニカル・データ
発注情報
jajsvb3_oa
7.5
組み合わせロジックの構成
2:1 データ セレクタ
2 入力 OR ゲート
1 個の反転入力採用 2 入力 OR
1 個の反転入力採用 2 入力 AND
シュミット トリガ インバータ
2 入力 AND ゲート
1 個の反転入力採用 2 入力 NAND
1 個の反転入力採用 2 入力 NOR
シュミット トリガ バッファ
図 7-2
ロジック構成