JAJSS20A
November 2023 – March 2024
SN74AC573-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
タイミング特性
5.7
スイッチング特性
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
平衡化された CMOS 3 ステート出力
6.3.2
ラッチ ロジック
6.3.3
標準 CMOS 入力
6.3.4
クランプ ダイオード構造
6.4
デバイスの機能モード
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.3
設計要件
7.3.1
電源に関する考慮事項
7.3.2
入力に関する考慮事項
7.3.3
出力に関する考慮事項
7.4
詳細な設計手順
7.5
アプリケーション曲線
7.6
電源に関する推奨事項
7.7
レイアウト
7.7.1
レイアウトのガイドライン
7.7.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
ドキュメントのサポート
8.1.1
関連資料
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
商標
8.5
静電気放電に関する注意事項
8.6
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RKS|20
PW|20
サーマルパッド・メカニカル・データ
RKS|20
QFND670A
発注情報
jajss20a_oa
jajss20a_pm
7.4
詳細な設計手順
V
CC
と GND の間にデカップリング コンデンサを追加します。このコンデンサは、物理的にデバイスの近く、かつ V
CC
ピンと GND ピンの両方に電気的に近づけて配置する必要があります。レイアウト例を「レイアウト」セクションに示します。
出力の容量性負荷は、必ず 50pF 以下になるようにします。これは厳密な制限ではありませんが、設計上、性能が最適化されます。これは、
SN74AC573-Q1
から 1 つまたは複数の受信デバイスまでのトレースを短い適切なサイズにすることで実現できます。
出力の抵抗性負荷を (V
CC
/I
O(max)
)Ω より大きくします。これを行うと、「絶対最大定格」の最大出力電流に違反するのを防ぐことができます。ほとんどの CMOS 入力は、MΩ 単位で測定される抵抗性負荷を備えています。これは、上記で計算される最小値よりはるかに大きい値です。
熱の問題がロジック ゲートにとって問題となることはほとんどありません。ただし、消費電力と熱の上昇は、アプリケーション レポート
『CMOS 消費電力と CPD の計算』
に記載されている手順を使用して計算できます。