JAJSS29A November   2023  – March 2024 SN74AC7541-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 スイッチング特性
    7. 5.7 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 オープン ドレイン CMOS 出力
      2. 6.3.2 標準 CMOS 入力
      3. 6.3.3 ウェッタブル フランク
      4. 6.3.4 クランプ ダイオード構造
    4. 6.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
    3. 7.3 設計要件
      1. 7.3.1 電源に関する考慮事項
      2. 7.3.2 入力に関する考慮事項
      3. 7.3.3 出力に関する考慮事項
    4. 7.4 詳細な設計手順
    5. 7.5 アプリケーション曲線
    6. 7.6 電源に関する推奨事項
    7. 7.7 レイアウト
      1. 7.7.1 レイアウトのガイドライン
      2. 7.7.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AC7541-Q1 には、オープン ドレイン出力を備えた 8 つの独立したバッファが内蔵されています。出力イネーブル入力 (OE1 または OE2) のいずれかを使用して、すべてのチャネルを同時に高インピーダンス状態にすることができます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)本体サイズ (3)
SN74AC7541-Q1 DGS (VSSOP、20) 5.1mm × 4.9mm 5.1mm × 3mm
PW (TSSOP、20) 6.5mm × 6.4mm 6.5mm × 4.4mm
RKS (VQFN、20)4.5 mm × 2.5 mm4.5 mm × 2.5 mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74AC7541-Q1 論理図 (正論理)論理図 (正論理)