JAJSS70A November   2023  – March 2024 SN74AC8541-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 スイッチング特性
    7. 5.7 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 デバイスの機能モード
    4. 7.4 機能説明
      1. 7.4.1 平衡化された CMOS 3 ステート出力
      2. 7.4.2 CMOS シュミット トリガ入力
      3. 7.4.3 ウェッタブル フランク
      4. 7.4.4 クランプ ダイオード構造
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
    3. 8.3 設計要件
      1. 8.3.1 電源に関する考慮事項
      2. 8.3.2 入力に関する考慮事項
      3. 8.3.3 出力に関する考慮事項
    4. 8.4 詳細な設計手順
    5. 8.5 アプリケーション曲線
    6. 8.6 電源に関する推奨事項
    7. 8.7 レイアウト
      1. 8.7.1 レイアウトのガイドライン
      2. 8.7.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RKS|20
  • PW|20
  • DGS|20
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AC8541-Q1 には、シュミット トリガ入力を備えた 8 つの独立したロジック バッファが内蔵されています。提供されている出力イネーブル ピン (OE1 または OE2) のいずれかを使用して、出力を同時に高インピーダンス状態にできます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)本体サイズ (3)
SN74AC8541-Q1 DGS (VSSOP、20) 5.1mm × 4.9mm 5.1mm × 3mm
PW (TSSOP、20) 6.5mm × 6.4mm 6.5mm × 4.4mm
RKS (VQFN、20)4.5 mm × 2.5 mm4.5 mm × 2.5 mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74AC8541-Q1 論理図 (正論理)論理図 (正論理)