JAJSV37E August   1995  – July 2024 SN54ACT00 , SN74ACT00

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 概要
  4. Pin Configuration and Functions
  5. Specifications
    1. 4.1 Absolute Maximum Ratings
    2. 4.2 Recommended Operating Conditions
    3. 4.3 Thermal Information
    4. 4.4 Electrical Characteristics
    5. 4.5 Switching Characteristics
    6. 4.6 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 6.1 Functional Block Diagram
    2. 6.2 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Power Supply Recommendations
    2. 7.2 Layout
      1. 7.2.1 Layout Guidelines
      2. 7.2.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Documentation Support (Analog)
      1. 8.1.1 Related Documentation
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • DB|14
  • PW|14
  • N|14
  • NS|14
サーマルパッド・メカニカル・データ
発注情報

概要

‘ACT00 デバイスには、4 つの独立した 2 入力 NAND ゲートが内蔵されています。各ゲートは、ブール関数 Y = A•B、つまり Y = A+B を正論理で実行します。

製品情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SNx4ACT00 D (SOIC、14) 8.65mm × 6mm 8.65mm × 3.9mm
DB (SSOP、14) 6.20mm × 7.8mm 6.20mm × 5.30mm
N (PDIP、14) 19.30mm × 9.4mm 19.30mm × 6.35mm
NS (SOP、14) 10.2mm × 7.8mm 10.30mm × 5.30mm
PW (TSSOP、14) 5mm × 6.4mm mm × 4.4mm
詳細については、「メカニカル、パッケージ、および注文情報」を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN54ACT00 SN74ACT00 各ゲートの論理図 (正論理)各ゲートの論理図 (正論理)