JAJSV25J June   1997  – July 2024 SN54AHC273 , SN74AHC273

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  タイミング要件、VCC = 3.3V ± 0.3V
    7. 5.7  タイミング要件、VCC = 5 V ± 0.5 V
    8. 5.8  スイッチング特性、VCC = 3.3 V ± 0.3 V
    9. 5.9  スイッチング特性、VCC = 5 V ± 0.5 V
    10. 5.10 ノイズ特性
    11. 5.11 動作特性
    12. 5.12 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連リンク
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DGV|20
  • DB|20
  • NS|20
  • N|20
  • DW|20
  • PW|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらの回路はポジティブ エッジ トリガ D タイプ フリップ フロップで、ダイレクト クリア (CLR) 入力を備えています。データ (D) 入力のデータがセットアップ時間の要件と合致していれば、クロック パルス (CLK) の立ち上がりエッジでデータが Q 出力へ転送されます。クロックのトリガは、特定の電圧レベルで発生し、正方向パルスの遷移時間とは直接関係しません。CLK が HIGH レベルまたは LOW レベルのとき、 D 入力は出力に影響を与えません。

入力は 5V 許容で、5V デバイスから駆動できます。この機能により、5V と 3.3V が混在するシステム環境での変換装置としてこれらのデバイスを使用できます。