JAJSR21D February 2002 – February 2024 SN74AHC74Q-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
未使用の入力は、VCC またはグランドで終端させる必要があります。入力がまったく使われていない場合は、未使用の入力を直接終端させることができます。入力が常時ではなく、時々使用される場合は、プルアップ抵抗かプルダウン抵抗と接続することも可能です。デフォルト状態が High の場合にはプルアップ抵抗、デフォルト状態が Low の場合にはプルダウン抵抗を使用します。抵抗のサイズは、コントローラの駆動電流、SN74AHC74Q-Q1 へのリーク電流 (それぞれ「電気的特性 - 74」で規定)、および目的の入力遷移レートによって制限されます。10kΩ の抵抗値は、こうした要因によりしばしば使用されます。
SN74AHC74Q-Q1 には標準 CMOS 入力があるため、入力信号のエッジ・レートを低速にすることはできません。入力エッジ・レートが低速の場合、発振や有害な貫通電流が発生する可能性があります。推奨レートは、「推奨動作条件」で規定されています。
このデバイスの入力の詳細については、「機能説明」を参照してください。