JAJSQ62D May   1998  – February 2024 SN74AHCT00Q-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 推奨動作条件
    3. 5.3 熱に関する情報
    4. 5.4 電気的特性
    5. 5.5 スイッチング特性
    6. 5.6 ノイズ特性
    7. 5.7 動作特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 TTL 互換 CMOS 入力
      3. 7.3.3 クランプ・ダイオード構造
      4. 7.3.4 ウェッタブル・フランク
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電源に関する考慮事項

目的の電源電圧が「推奨動作条件」で規定されている範囲内であることを確認します。 「電気的特性」セクションに記載されているように、電源電圧はデバイスの電気的特性を設定します。

正の電圧電源は、「電気的特性」に示されている最大静的電源電流 ICC SN74AHCT00Q-Q1 のすべての出力がソースとする合計電流を加えた電流と、スイッチングに必要な過渡電流をソースできる必要があります。 ロジック・デバイスは、正の電源から供給される電流量のみをソースできます。「絶対最大定格」に記載されている VCC を流れる最大合計電流を超えないようにしてください。

グランドは、SN74AHCT00Q-Q1 のすべての出力によってシンクされる合計電流に「電気的特性」に記載されている最大電源電流 ICC を加えた電流と、スイッチングに必要な過渡電流をシンクできる必要があります。 ロジック・デバイスは、グランド接続にシンクできる電流量のみをシンクできます。「絶対最大定格」に記載されている GND を流れる最大合計電流を超えないようにしてください。

SN74AHCT00Q-Q1 は、データシートのすべての仕様を満たしながら、合計容量が 50pF 以下の負荷を駆動できます。より大きな容量性負荷を印加することもできますが、50pF を超えないようにすることを推奨します。

SN74AHCT00Q-Q1 は、「電気的特性」表に定義されている出力電圧および電流 (VOH および VOL) で、RL ≧ VO / IO で記述される合計抵抗の負荷を駆動できます。 HIGH 状態で出力する場合、式の出力電圧は、測定された出力電圧と VCC ピンの電源電圧との差として定義されます。

総消費電力は、『CMOS の消費電力と CPD の計算』に記載されている情報を使用して計算できます。

熱上昇は、『標準リニアおよびロジック (SLL) パッケージおよびデバイスの熱特性』に記載されている情報を使用して計算できます。

注意: 「絶対最大定格」に記載されている最大接合部温度 TJ(max) は、デバイスの損傷を防止するための追加の制限です。 「絶対最大定格」に記載されている値を超えないようにしてください。 これらの制限値は、デバイスの損傷を防止するために規定されています。