JAJSUL6 May   2024 SN74AVC1T45-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Recommended Operating Conditions
    4. 5.4  Thermal Information
    5. 5.5  Electrical Characteristics
    6. 5.6  Switching Characteristics, VCCA = 1.2 ± 0.12V
    7. 5.7  Switching Characteristics, VCCA = 1.5 ± 0.1V
    8. 5.8  Switching Characteristics, VCCA = 1.8 ± 0.15V
    9. 5.9  Switching Characteristics, VCCA = 2.5 ± 0.2V
    10. 5.10 Switching Characteristics, VCCA = 3.3 ± 0.3V
    11. 5.11 Operating Characteristics
    12. 5.12 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Fully Configurable
      2. 7.3.2 Support High-Speed Translation
      3. 7.3.3 Ioff Supports Partial-Power-Down Mode Operation
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Enable Times
    2. 8.2 Typical Applications
      1. 8.2.1 Unidirectional Logic Level-Shifting Application
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curve
      2. 8.2.2 Bidirectional Logic Level-Shifting Application
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
        3. 8.2.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
      1. 8.3.1 Power-Up Considerations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 Trademarks
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DCK|6
サーマルパッド・メカニカル・データ
発注情報

概要

この 1 ビット非反転バス トランシーバは、設定可能な 2 本の独立した電源レールを使用します。本 SN74AVC1T45-Q1 は最低 1.08V の VCCA/VCCB で動作します。

A ポートは VCCA に追従するように設計されています。VCCA ピンには、1.08V~3.6V の電源電圧を入力できます。B ポートは、VCCB に追従する設計になっています。VCCB ピンには、1.08V~3.6V の電源電圧を入力できます。これにより、1.2V、1.5V、1.8V、2.5V、3.3V の任意の電圧ノード間での自在な低電圧双方向変換が可能です。

SN74AVC1T45-Q1 は、2 つのデータ バス間の非同期通信用に設計されています。方向制御 (DIR) 入力のロジック レベルにより、B ポート出力と A ポート出力のどちらかがアクティブになります。本デバイスは、B ポート出力をアクティブにした場合、A バスから B バスにデータを送信し、A ポート出力をアクティブにした場合、B バスから A バスにデータを送信します。A ポートと B ポートの入力回路はどちらも常にアクティブであるため、ICC と ICCZ が流れすぎないように、論理 High または Low レベルを印加する必要があります。

SN74AVC1T45-Q1 は、DIR 入力が V‌CCA によって給電されるように設計されています。

このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。Ioff 回路で出力をディセーブルすることにより、電源切断時にデバイスに電流が逆流して損傷するのを回避できます。

VCC 絶縁機能は、いずれかの VCC 入力が GND レベルになると、両方のポートがハイ インピーダンス状態になるよう設計されています。

NanoFree パッケージ技術は IC パッケージの概念における主要なブレークスルーであり、ダイをパッケージとして使用します。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)
SN74AVC1T45-Q1DRY (USON、6)1.45mm × 1mm
DCK (SOT、6)2mm × 2.1mm
詳細については、セクション 11を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
SN74AVC1T45-Q1 論理図 (正論理)論理図 (正論理)