JAJSEN7E December   2017  – December 2023 SN74AXC1T45

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Operating Characteristics: TA = 25°C
    8. 5.8 Typical Characteristics
  7. Parameter Measurement Information
    1. 6.1 Load Circuit and Voltage Waveforms
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Fully Configurable Dual-Rail Design Allows Each Port to Operate Over the Full 0.65-V to 3.6-V Power-Supply Range
      2. 7.3.2 I/Os with Integrated Static Pull-Down Resistors
      3. 7.3.3 Support High-Speed Translation
      4. 7.3.4 Ioff Supports Partial-Power-Down Mode Operation
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Enable Times
    2. 8.2 Typical Applications
      1. 8.2.1 Unidirectional Logic Level-Shifting Application
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curve
      2. 8.2.2 Bidirectional Logic Level-Shifting Application
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
        3. 8.2.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
      1. 8.3.1 Power-Up Considerations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AXC1T45 は、個別に設定可能な 2 つの電源レールを使用した 1 ビット非反転バス トランシーバです。このデバイスは、VCCA 電源と VCCB 電源の両方が最低 0.65V で動作します。A ポートは VCCA (0.65V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (0.65V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。

信号伝搬の方向は DIR ピンを使用して制御します。DIR ピンを HIGH に設定するとポート A からポート B への変換になり、DIR ピンを LOW に設定するとポート B からポート A への変換になります。DIR ピンは VCCA を基準とすることから、そのロジック HIGH とロジック LOW のスレッショルドは VCCA に追従します。

このデバイスは、Ioff電流を使用する部分的パワーダウン アプリケーション用に完全に動作が規定されています。Ioff 保護回路により、電源切断時に入力、出力、複合 I/O は指定の電圧にバイアスされ、それらとの間に過剰な電流が流れることはありません。

VCC 絶縁機能により、VCCA と VCCB のどちらかが 100mV を下回ると、両方の出力がディスエーブルになり、両方の I/O ポートがハイ インピーダンス状態になります。

グリッチ抑制回路により、両方の電源レールをどのような順序で電源オンまたはオフにしてもかまわないため、堅牢な電源シーケンス性能が得られます。

製品情報
部品番号 (1) パッケージ パッケージ サイズ(2)
SN74AXC1T45 DBV (SOT-23、6) 2.9mm × 2.8mm
DCK (SC70、6) 2mm × 2.1mm
DRL (SOT-5X3、6) 1.6mm × 1.6mm
DEA (X2SON、6) 1mm × 1mm
DTQ (X2SON、6) 1mm × 0.8mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
GUID-502CB484-2E92-4EA3-B4F9-73D2694E0E82-low.gif概略回路図