JAJSJ60A May 2020 – February 2024 SN74AXC2T245
PRODUCTION DATA
標準 CMOS 入力は高インピーダンスであり、通常は「セクション 5.5」に示されている入力容量と並列の抵抗としてモデル化されます。 最悪条件下の抵抗は、「セクション 5.1」に示されている最大入力電圧と「セクション 5.5」に示されている最大入力リーク電流からオームの法則 (R = V ÷ I) を使用して計算します。
過剰な電流消費と発振を避けるため、入力に印加する信号は、「セクション 5.4」の Δt/ΔV で定義される高速なエッジ レートを持つ必要があります。 低速またはノイズの多い入力信号が必要な場合は、シュミット トリガ入力を備えたデバイスを使用して、標準 CMOS 入力の前に入力信号をコンディショニングする必要があります。