JAJSIG8D
August 2019 – January 2024
SN74AXC2T45
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
スイッチング特性、VCCA = 0.7 ± 0.05V
5.7
スイッチング特性、VCCA = 0.8 ± 0.04V
5.8
スイッチング特性、VCCA = 0.9 ± 0.045V
5.9
スイッチング特性、VCCA = 1.2 ± 0.1V
5.10
スイッチング特性、VCCA = 1.5 ± 0.1V
5.11
スイッチング特性、VCCA = 1.8 ± 0.15V
5.12
スイッチング特性、VCCA = 2.5 ± 0.2V
5.13
スイッチング特性、VCCA = 3.3 ± 0.3V
5.14
動作特性:TA = 25℃
5.15
代表的特性
6
パラメータ測定情報
6.1
負荷回路および電圧波形
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
標準 CMOS 入力
7.3.2
バランスのとれた高駆動能力の CMOS プッシュプル出力
7.3.3
部分的パワーダウン (Ioff)
7.3.4
VCC 絶縁機能
7.3.5
過電圧許容入力
7.3.6
グリッチの発生しない電源シーケンシング
7.3.7
負のクランプ ダイオード
7.3.8
フル構成可能なデュアル レール設計
7.3.9
スタティック プルダウン抵抗内蔵の I/O
7.3.10
高速変換をサポート
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.1.1
イネーブル時間
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCU|8
MPDS050E
DTM|8
MPSS118A
DCT|8
MPDS049D
サーマルパッド・メカニカル・データ
発注情報
jajsig8d_oa
jajsig8d_pm
7.4
デバイスの機能モード
表 7-1 機能表
(1)
制御入力
ポートのステータス
動作
DIR
A ポート
B ポート
L
出力 (イネーブル)
入力 (ハイ インピーダンス)
B データを A バスへ
H
入力 (ハイ インピーダンス)
出力 (イネーブル)
A データを B バスへ
(1)
データ I/O の入力回路は常にアクティブです。