JAJSIG8D August 2019 – January 2024 SN74AXC2T45
PRODUCTION DATA
標準 CMOS 入力はハイ インピーダンスであり、通常はセクション 5.5 に示されている入力容量と並列の抵抗としてモデル化されます。ワースト ケースの抵抗は、セクション 5.1 に示されている最大入力電圧と、セクション 5.5 に示されている最大入力リーク電流からオームの法則 (R = V ÷ I) を使用して計算されます。
入力に印加する信号は、過剰な消費電流と発振を避けるため、セクション 5.3 の Δt/Δv で定義されているように、高速エッジ レートを維持する必要があります。低速またはノイズの多い入力信号が必要な場合は、シュミット トリガ入力を備えたデバイスを使用して、標準 CMOS 入力の前に入力信号を調整する必要があります。