JAJSFT3M
December 1997 – July 2018
SN74CBTLV3257
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図(各FETスイッチ)
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
ドキュメントの更新通知を受け取る方法
12.3
コミュニティ・リソース
12.4
商標
12.5
静電気放電に関する注意事項
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
PW|16
DBQ|16
RGY|16
D|16
DGV|16
RSV|16
サーマルパッド・メカニカル・データ
RGY|16
QFND040P
発注情報
jajsft3m_oa
jajsft3m_pm
1
特長
2つのポート間を5Ωスイッチで接続
データI/Oポートのレール・ツー・レール・スイッチング
I
off
により部分的パワーダウン・モードをサポート
JESD 78, Class II準拠で100mA超のラッチアップ性能
JESD 22を超えるESD保護
2000V、人体モデル(A114-A)
マシン・モデルで200V (A115-A)