JAJSOC3F December   1982  – March 2022 SN54HC259 , SN74HC259

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Timing Requirements
    6. 5.6 Switching Characteristics
    7. 5.7 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • DYY|16
  • NS|16
  • N|16
  • D|16
サーマルパッド・メカニカル・データ
発注情報

概要

これらの 8 ビット・アドレス指定可能ラッチは、デジタル・システムの汎用ストレージ・アプリケーション用に設計されています。具体的な用途としては、ワーキング・レジスタ、シリアル保持レジスタ、およびアクティブ・ハイのデコーダまたはデマルチプレクサがあります。これらは、シングル・ラインのデータを 8 つのアドレス指定可能ラッチに格納し、アクティブ・ハイ出力付きの 1:8 デコーダまたはデマルチプレクサになることができる、多機能デバイスです。

製品情報
部品番号 パッケージ (1) 本体サイズ (公称)
SN74HC259D SOIC (16) 9.90mm × 3.90mm
SN74HC259N PDIP (16) 19.31mm × 6.35mm
SN74HC259NS SO (16) 6.20mm × 5.30mm
SN74HC259PW TSSOP (16) 5.00mm × 4.40mm
SN54HC259J CDIP (16) 24.38mm × 6.92mm
SNJ54HC259FK LCCC (20) 8.89mm × 8.45mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-D75A3BA4-C689-4CA6-BCBE-A8B773E20F5B-low.png

ピン番号は D、J、N、NS、PW、W の各パッケージのものです。

機能ブロック図