JAJSHM5E April 2019 – December 2021 SN74HCS74-Q1
PRODUCTION DATA
このデバイスには、2 つの独立した D タイプ正エッジ・トリガのフリップ・フロップが含まれています。すべての入力はシュミット・トリガを備えているため、低速またはノイズの多い入力信号にも対応できます。プリセット (PRE) 入力が Low レベルのとき、出力は High になります。クリア (CLR) 入力が Low レベルのとき、出力は Low にリセットされます。プリセット機能とクリア機能は非同期であり、他方の入力レベルとは無関係です。PRE と CLR が非アクティブ (High) の場合、セットアップ時間の要件を満たすデータ (D) 入力のデータは、クロック (CLK) パルスの正方向エッジで出力 (Q、Q) に転送されます。クロックのトリガは電圧レベルで発生し、入力クロック (CLK) 信号の立ち上がり時間とは直接関係しません。ホールド時間が経過した後、データ (D) 入力のデータは、出力 (Q、Q) のレベルに影響を及ぼさずに変化させることができます。
部品番号 | パッケージ(1) | 本体サイズ (公称) |
---|---|---|
SN74HCS74PW-Q1 | TSSOP (14) | 5.00mm × 4.40mm |
SN74HCS74D-Q1 | SOIC (14) | 8.70mm × 3.90mm |
SN74HCS74BQA-Q1 | WQFN (14) | 3.00mm × 2.50mm |
SN74HCS74DYY-Q1 | SOT-23-THIN (14) | 2.00mm × 4.20mm |