JAJSNV8G November   1988  – August 2024 SN74HCT08

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 概要
  4. ピン構成および機能
  5. 仕様
    1. 4.1 絶対最大定格
    2. 4.2 推奨動作条件
    3. 4.3 熱に関する情報
    4. 4.4 電気的特性
    5. 4.5 スイッチング特性
    6. 4.6 動作特性
  6. パラメータ測定情報
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 電源に関する推奨事項
    2. 7.2 レイアウト
      1. 7.2.1 レイアウトのガイドライン
      2. 7.2.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • PW|14
  • DB|14
  • N|14
  • NS|14
サーマルパッド・メカニカル・データ
発注情報

概要

これらのデバイスには、4 つの独立した 2 入力 AND ゲートが内蔵されています。これらはブール関数 Y = A • B を正論理で実行します。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (2)
SN74HCT08 D (SOIC、14) 8.65mm × 6mm 8.65mm × 3.9mm
DB (SSOP、14) 6.20mm × 7.8mm 6.20mm × 5.30mm
N (PDIP、14) 19.30mm × 9.4mm 19.30mm × 6.35mm
NS (SO、4) 10.20mm × 7.8mm 10.20mm × 5.30mm
PW (TSSOP、14) 5.00mm × 6.4mm 5.00mm × 4.40mm
詳細については、「メカニカル、パッケージ、および注文情報」を参照してください。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74HCT08 機能ブロック図機能ブロック図