JAJSQS9A July 2023 – January 2024 SN74LV1T00-Q1
PRODUCTION DATA
入力信号は、ロジック Low と見なされるために VIL(max) を下回る必要があり、ロジック High と見なされるために VIH(min) を上回る必要があります。「絶対最大定格」に記載された最大入力電圧範囲を超えないようにしてください。
未使用の入力は、VCC またはグランドに接続して終端する必要があります。未使用の入力は、その入力がまったく使用されていない場合、直接終端できます。または、その入力が時々使用されるが、常に使用されるとは限らない場合、プルアップまたはプルダウン抵抗を使って終端できます。High をデフォルト状態にするにはプルアップ抵抗を、Low をデフォルト状態にするにはプルダウン抵抗を使用します。コントローラの駆動電流、SN74LV1T00-Q1 に流れ込むリーク電流 (「電気的特性」で規定)、要求される入力遷移レートによって、抵抗のサイズが制限されます。これらの要因により、10kΩ の抵抗値がしばしば使用されます。
SN74LV1T00-Q1 は CMOS 入力を備えているため、正しく動作するには、「推奨動作条件」表で定義されているように、入力が素早く遷移する必要があります。遅い入力遷移レートは、発振現象、消費電力の増加、デバイスの信頼性の低下の原因となる可能性があります。
このデバイスの入力の詳細については、「機能説明」セクションを参照してください。