JAJSOT6D
December 2013 – March 2024
SN74LV1T125
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Related Products
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Operating Characteristics
6.8
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Clamp Diode Structure
8.3.2
Balanced CMOS Push-Pull Outputs
8.3.3
LVxT Enhanced Input Voltage
8.3.3.1
Down Translation
8.3.3.2
Up Translation
8.4
Device Functional Modes
9
アプリケーション情報に関する免責事項
9.1
Layout
9.1.1
Layout Guidelines
9.2
Power Supply Recommendations
10
Device and Documentation Support
10.1
Documentation Support (Analog)
10.1.1
Related Documentation
10.2
ドキュメントの更新通知を受け取る方法
10.3
サポート・リソース
10.4
Trademarks
10.5
静電気放電に関する注意事項
10.6
用語集
11
Revision History
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCK|5
MPDS025J
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
発注情報
jajsot6d_oa
jajsot6d_pm
6.4
Thermal Information
THERMAL METRIC
(1)
DBV
DCK
UNIT
5 PINS
5 PINS
R
θJA
Junction-to-ambient thermal resistance
278
289.2
°C/W
(1)
For more information about traditional and new thermal metrics, see the
IC Package Thermal Metrics
application report,
SPRA953
.