JAJSUO4F September   2000  – May 2024 SN74LV20A

PRODMIX  

  1.   1
  2. 特長
  3. 概要
  4. ピン構成および機能
  5. 仕様
    1. 4.1  絶対最大定格
    2. 4.2  ESD 定格
    3. 4.3  推奨動作条件
    4. 4.4  熱に関する情報
    5. 4.5  電気的特性
    6. 4.6  スイッチング特性、VCC = 2.5 V ± 0.2 V
    7. 4.7  スイッチング特性、VCC = 3.3 V ± 0.3 V
    8. 4.8  スイッチング特性、VCC = 5 V ± 0.5 V
    9. 4.9  ノイズ特性
    10. 4.10 動作特性
  6. パラメータ測定情報
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 電源に関する推奨事項
    2. 7.2 レイアウト
      1. 7.2.1 レイアウトのガイドライン
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート (アナログ)
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • DGV|14
  • DB|14
  • PW|14
  • NS|14
サーマルパッド・メカニカル・データ
発注情報

概要

これらのデュアル 4 入力正論理 NAND ゲートは、2V~5.5V の VCC で動作するように設計されています。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SN74LV20A DGV (TVSOP、14) 3.60mm × 6.4mm 3.60mm × 4.4mm
D (SOIC、14) 8.65mm × 6mm 8.65mm × 3.9mm
NS (SOP、14) 10.20mm × 7.8mm 10.3mm × 5.3mm
DB (SSOP、14) 6.20mm × 7.8mm 6.20mm × 5.3mm
PW (TSSOP、14) 5.00mm × 6.4mm 5.00mm × 4.4mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74LV20A