JAJSQP1K April   1999  – September 2024 SN74LV4040A

PRODMIX  

  1.   1
  2. 特長
  3. 概要
  4. Pin Configuration and Functions
  5. Specifications
    1. 4.1  Absolute Maximum Ratings
    2. 4.2  ESD Ratings
    3. 4.3  Recommended Operating Conditions
    4. 4.4  Thermal Information
    5. 4.5  Electrical Characteristics
    6. 4.6  Timing Requirements, VCC = 2.5 V ± 0.2 V
    7. 4.7  Timing Requirements, VCC = 3.3 V ± 0.3 V
    8. 4.8  Timing Requirements, VCC = 5 V ± 0.5 V
    9. 4.9  Switching Characteristics, VCC = 2.5 V ± 0.2 V
    10. 4.10 Switching Characteristics, VCC = 3.3 V ± 0.3 V
    11. 4.11 Switching Characteristics, VCC = 5 V ± 0.5 V
    12. 4.12 Noise Characteristics
    13. 4.13 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Power Supply Recommendations
    2. 7.2 Layout
      1. 7.2.1 Layout Guidelines
  9. Device and Documentation Support
    1. 8.1 Documentation Support (Analog)
      1. 8.1.1 Related Documentation
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • DB|16
  • NS|16
  • N|16
  • RGY|16
  • D|16
  • DGV|16
サーマルパッド・メカニカル・データ

概要

’LV4040A デバイスは 12 ビット非同期バイナリカウンタで、すべての段の出力を外部で使用できます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SN74LV4040A N (PDIP、16) 19.3mm × 9.4 mm 19.3mm × 6.35 mm
D (SOIC、16) 9.9mm × 6mm 9.9mm × 3.9mm
NS (SOP、16) 10.2mm × 7.8mm 10.2mm × 5.3mm
DB (SSOP、16) 6.2mm × 7.8mm 6.2mm × 5.3mm
PW (TSSOP、16) 5mm × 6.4mm 5mm × 4.4mm
DGV (TVSOP、16) 3.6mm × 6.4mm 3.6mm × 4.4mm
RGY (VQFN、16) 4mm × 3.5mm 4mm × 3.5mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74LV4040A 論理図 (正論理)論理図 (正論理)