JAJSUR3K May   1999  – September 2024 SN74LV4051A

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Thermal Information: SN74LV4051A
    4. 5.4  Recommended Operating Conditions
    5. 5.5  Electrical Characteristics
    6. 5.6  Timing Characteristics VCC = 2.5 V ± 0.2 V
    7. 5.7  Timing Characteristics VCC = 3.3 V ± 0.3 V
    8. 5.8  Timing Characteristics VCC = 5 V ± 0.5 V
    9. 5.9  AC Characteristics
    10. 5.10 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  9. Device and Documentation Support
    1. 8.1 Documentation Support
      1. 8.1.1 Related Documentation
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • DB|16
  • DYY|16
  • NS|16
  • N|16
  • RGY|16
  • D|16
  • DGV|16
サーマルパッド・メカニカル・データ
発注情報

概要

SN74LV4051A 8 チャネルの CMOS アナログ マルチプレクサおよびデマルチプレクサは、1.65V ~ 5.5V の VCC で動作するよう設計されています。

SN74LV4051A は、アナログとデジタルの両方の信号を扱います。各スイッチは、最大 5.5V (ピーク) の振幅の信号をどちらの方向にも伝送できます。

信号ゲーティング、チョッピング、変調または復調 (モデム)、およびアナログ / デジタルやデジタル / アナログ変換システム用の信号多重化などのアプリケーションに使用できます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
SN74LV4051A PW (TSSOP、16) 5mm × 6.4 mm
D (SOIC、16) 9.9mm × 6 mm
RGY (VQFN、16) 4mm × 3.5 mm
DYY (SOT-23-THIN、16) 4.2 mm × 3.26mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
SN74LV4051A 論理図 (正論理)論理図 (正論理)