JAJSUR1J March   2003  – October 2024 SN74LV4052A-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Thermal Information: SN74LV4052A-Q1
    4. 5.4 Recommended Operating Conditions
    5. 5.5 Electrical Characteristics
    6. 5.6 Timing Characteristics VCC = 2.5 V ± 0.2 V
    7. 5.7 Timing Characteristics VCC = 3.3 V ± 0.3 V
    8. 5.8 Timing Characteristics VCC = 5 V ± 0.5 V
    9. 5.9 AC Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 Trademarks
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • DYY|16
  • D|16
サーマルパッド・メカニカル・データ
発注情報

Revision History

Changes from Revision I (October 2024) to Revision J (October 2024)

Changes from Revision H (September 2024) to Revision I (October 2024)

  •  Added 50mA to the Switch IO diode clamp currentGo
  • Added typical spec for Icc at 25°CGo
  • Added typical spec for CIS at 25°CGo

Changes from Revision G (June 2024) to Revision H (September 2024)

  • DYY パッケージとサイズを追加Go
  • Added DYY packageGo

Changes from Revision F (December 2014) to Revision G (June 2024)

  • ドキュメント全体にわたって表、図、相互参照の採番方法を更新Go
  • パッケージ リード線を含めるよう「パッケージ情報」表を更新Go
  • Added new VIH and VIL Specifications at 1.65V VccGo