JAJSR07 August   2023 SN74LV6T07

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 ノイズ特性
    8. 6.8 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 オープン・ドレイン CMOS 出力
      2. 8.3.2 LVxT 拡張入力電圧
      3. 8.3.3 クランプ・ダイオード構造
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
        1. 9.2.1.1 電源に関する検討事項
        2. 9.2.1.2 入力に関する検討事項
        3. 9.2.1.3 出力に関する検討事項
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

パラメータ測定情報

以下の表に示す例では、波形間の位相関係を任意に選択しています。すべての入力パルスは、以下の特性を持つジェネレータで供給されます。PRR ≦ 1MHz、ZO = 50Ω、tt < 2.5 ns

出力は個別に測定され、測定するたびに入力が 1 回遷移します。

テスト S1 RL CL ΔV VCC
tPLZ、tPZL クローズ 1kΩ 15pF、50pF 0.15V ≦ 2.5V
tPLZ、tPZL クローズ 1kΩ 15pF、50pF 0.3V > 2.5V

GUID-FC79FB8A-412C-432D-BA5D-30192BE732A9-low.gif
(1) CL にはプローブとテスト装置の容量が含まれます。
図 7-1 オープンドレイン出力の負荷回路
GUID-20230721-SS0I-VJQB-BMGP-K0S1JW76FHMX-low.svg
他のすべての出力を同時にスイッチングして測定されたノイズ値。
図 7-3 電圧波形、ノイズ
GUID-AE3EF74C-6BDA-47C2-BBB1-D89A3DFACB9B-low.gif
(1) tPLZ は tdis と等しくなります。
(2) tPZL は ten と等しくなります。
図 7-2 電圧波形の伝搬遅延