JAJSUI2 May 2024 SN74LVC132A-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
標準 CMOS 入力は高インピーダンスであり、通常は「電気的特性」に示されている入力容量と並列の入力からグランドへの抵抗としてモデル化されます。 ワーストケースの抵抗は「絶対最大定格」に示されている最大入力電圧と、「電気的特性」に示されている最大入力リーケージ電流からオームの法則 (R = V ÷ I) を使用して計算します。
シュミット トリガ入力アーキテクチャのヒステリシスは、「電気的特性」の ΔVT で定義されるため、このデバイスは低速またはノイズの多い入力に対する耐性が非常に優れています。入力は標準 CMOS 入力よりもはるかに低速で駆動できますが、未使用の入力を適切に終端することをお勧めします。入力を低速で駆動すると、デバイスの動的な電流消費も増加します。シュミット トリガ入力の詳細については、『シュミット トリガについて』を参照してください。