JAJSH46N
April 1999 – March 2019
SN74LVC2G157
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
ロジック図(正論理)
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Operating Characteristics
6.8
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Standard CMOS Inputs
8.3.2
Balanced High-Drive CMOS Push-Pull Outputs
8.3.3
Negative Clamping Diodes
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.1.1
Power
9.2.1.2
Inputs
9.2.1.3
Outputs
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DCU|8
YZP|8
DCT|8
サーマルパッド・メカニカル・データ
発注情報
jajsh46n_oa
jajsh46n_pm
9.2.1
Design Requirements
5-V Operation
Selectable input from two digital signal sources
Select LOW: Temperature Sensor, 1 kbps 5-V signal
Select HIGH: Photo Sensor, 1 kbps 5-V signal
15 pF, low leakage CMOS load