JAJSFH7N
July 2001 – August 2018
SN74LVC2G66
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
各スイッチの論理図(正論理)
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Analog Switch Characteristics
6.8
Operating Characteristics
6.9
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
コミュニティ・リソース
12.2
商標
12.3
静電気放電に関する注意事項
12.4
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DCU|8
YZP|8
DCT|8
サーマルパッド・メカニカル・データ
発注情報
jajsfh7n_oa
jajsfh7n_pm
1
特長
テキサス・インスツルメンツの
NanoFree™パッケージで供給
1.65V~5.5VのV
CC
で動作
5.5Vまでの入力電圧に対応
最大t
pd
0.8ns (3.3V時)
高いオン/オフ出力電圧比
高度な線形性
高速、通常0.5ns
(V
CC
= 3V、C
L
= 50pF)
レール・ツー・レール入出力
オン状態での低い抵抗、通常≉6Ω
(V
CC
= 4.5V)
JESD 78, Class II準拠で100mA超のラッチアップ性能