JAJSUJ0E August 2003 – August 2024 SN74LVC74A-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
ピン | I/O(1) | 説明 | |
---|---|---|---|
名称 | SOIC、TSSOP、VQFN | ||
1CLK | 3 | I | チャネル 1 クロック入力 |
1 CLR | 1 | I | チャネル 1 クリア入力。Low にすると、Q 出力 が Low になります。 |
1D | 2 | I | チャネル 1 データ入力 |
1 PRE | 4 | I | チャネル 1 プリセット入力。Low にすると、Q 出力が High になります。 |
1Q | 5 | O | チャネル 1 出力 |
1 Q | 6 | O | チャネル 1 反転出力 |
2CLK | 11 | I | チャネル 2 クロック入力 |
2 CLR | 13 | I | チャネル 2 クリア入力。Low にすると、Q 出力 が Low になります。 |
2D | 12 | I | チャネル 2 データ入力 |
2 PRE | 10 | I | チャネル 2 プリセット入力。Low にすると、Q 出力が High になります。 |
2Q | 9 | O | チャネル 2 出力 |
2 Q | 8 | O | チャネル 2 反転出力 |
GND | 7 | — | グランド |
NC | — | — | 無接続 |
VCC | 14 | — | 電源 |
サーマル・パッド | — | 正しい動作のため、GND ピンは露出したサーマル パッドに接続します。このサーマル パッドは、複数のビアを使用して内部の任意の PCB グランド プレーンに接続し、優れた熱特性を実現できます。 |