JAJSUJ0E August   2003  – August 2024 SN74LVC74A-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 概要
  4. ピン構成および機能
  5. 仕様
    1. 4.1 絶対最大定格
    2. 4.2 ESD 定格
    3. 4.3 推奨動作条件
    4. 4.4 熱に関する情報
    5. 4.5 電気的特性
    6. 4.6 タイミング要件
    7. 4.7 スイッチング特性
    8. 4.8 動作特性
  6. パラメータ測定情報
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 電源に関する推奨事項
    2. 7.2 レイアウト
      1. 7.2.1 レイアウトのガイドライン
      2. 7.2.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート (アナログ)
      1. 8.1.1 関連リンク
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • PW|14
  • BQA|14
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

SN74LVC74A-Q1 D または PW パッケージ、14 ピン SOIC または TSSOP (上面図)図 3-1 D または PW パッケージ14 ピン SOIC または TSSOP (上面図)
SN74LVC74A-Q1 BQA パッケージ 14 ピン WQFN、露出サーマル パッド付き (上面図)図 3-2 BQA パッケージ 14 ピン WQFN、露出サーマル パッド付き (上面図)
表 3-1 ピンの機能
ピン I/O(1) 説明
名称 SOIC、TSSOP、VQFN
1CLK 3 I チャネル 1 クロック入力
1 CLR 1 I チャネル 1 クリア入力。Low にすると、Q 出力 が Low になります。
1D 2 I チャネル 1 データ入力
1 PRE 4 I チャネル 1 プリセット入力。Low にすると、Q 出力が High になります。
1Q 5 O チャネル 1 出力
1 Q 6 O チャネル 1 反転出力
2CLK 11 I チャネル 2 クロック入力
2 CLR 13 I チャネル 2 クリア入力。Low にすると、Q 出力 が Low になります。
2D 12 I チャネル 2 データ入力
2 PRE 10 I チャネル 2 プリセット入力。Low にすると、Q 出力が High になります。
2Q 9 O チャネル 2 出力
2 Q 8 O チャネル 2 反転出力
GND 7 グランド
NC 無接続
VCC 14 電源
サーマル・パッド 正しい動作のため、GND ピンは露出したサーマル パッドに接続します。このサーマル パッドは、複数のビアを使用して内部の任意の PCB グランド プレーンに接続し、優れた熱特性を実現できます。
I = 入力、O = 出力、P = 電源、FB = フィードバック、GND = グランド、 N/A = 該当なし