JAJSKS3A
January 2022 – May 2022
SN74LXC2T45-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
ピン構成と機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性
6.6
スイッチング特性:Tsk、TMAX
6.7
スイッチング特性、VCCA = 1.2 ± 0.1V
6.8
スイッチング特性、VCCA = 1.5 ± 0.1V
6.9
スイッチング特性、VCCA = 1.8 ± 0.15V
6.10
スイッチング特性、VCCA = 2.5 ± 0.2V
6.11
スイッチング特性、VCCA = 3.3 ± 0.3V
6.12
スイッチング特性、VCCA = 5.0 ± 0.5V
6.13
動作特性
6.14
代表的特性
7
パラメータ測定情報
7.1
負荷回路および電圧波形
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
機能説明
8.3.1
プルダウン内蔵の CMOS シュミット・トリガ入力
8.3.1.1
ダイナミック・プルダウン抵抗内蔵の I/O
8.3.1.2
スタティック・プルダウン抵抗内蔵の制御入力
8.3.2
バランスのとれた高駆動能力の CMOS プッシュプル出力
8.3.3
部分的パワーダウン (Ioff)
8.3.4
VCC の絶縁および VCC の接続解除 (Ioff-float)
8.3.5
過電圧許容入力
8.3.6
グリッチの発生しない電源シーケンシング
8.3.7
負のクランプ・ダイオード
8.3.8
フル構成可能なデュアル・レール設計
8.3.9
高速変換をサポート
8.4
デバイスの機能モード
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
イネーブル時間
9.3
代表的なアプリケーション
9.3.1
設計要件
9.3.2
詳細な設計手順
10
電源に関する推奨事項
11
レイアウト
11.1
レイアウトのガイドライン
11.2
レイアウト例
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
商標
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
13.1
テープおよびリール情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DCU|8
DTT|8
サーマルパッド・メカニカル・データ
発注情報
jajsks3a_oa
8.2
機能ブロック図