JAJSLQ7E
August 2011 – October 2024
TCA9509
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
5.7
I2C Interface Timing Requirements
6
Parameter Measurement Information
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Two-Channel Bidirectional Buffer
7.3.2
Integrated A-Side Current Source
7.3.3
Standard Mode and Fast Mode Support
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Clock Stretching Support
8.2.2.2
VILC and Pulldown Strength Requirements
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
Device and Documentation Support
11.1
ドキュメントの更新通知を受け取る方法
11.2
サポート・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
用語集
12
Revision History
13
Mechanical, Packaging, and Orderable Information
13.1
Tape and Reel Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DGK|8
MPDS028E
RVH|8
MPQF272B
サーマルパッド・メカニカル・データ
発注情報
jajslq7e_oa
jajslq7e_pm
1
特長
2 チャネルの双方向バッファ
I
2
C バスおよび SMBus 互換
B 側の動作電源電圧範囲:2.7V~5.5V
A 側の動作電源電圧範囲:0.9V~5.5V
0.9V から 5.5V および 2.7V から 5.5V への電圧レベル変換
アクティブ HIGH のリピータ イネーブル入力
低電圧ポート A に外付けプルアップ抵抗は不要
オープン ドレインの I
2
C I/O
5.5V 許容の I
2
C およびイネーブル入力で、混在モードの信号動作に対応
ロックアップの発生しない動作
標準モードおよびファースト モード I
2
C デバイスおよび複数のマスタに対応
リピーター越しの調停およびクロック ストレッチングをサポート
電源オフ時に高インピーダンスになる I
2
C バス ピン
400kHz 高速 I
2
C バスの動作速度をサポート
利用可能なバージョン:
1.6mm x 1.6mm、高さ 0.4mm、0.5mm ピッチの QFN パッケージ
3mm × 3mm の業界標準 MSOP パッケージ
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
JESD 22 を上回る ESD 保護
2000V、人体モデル (A114-A)
荷電デバイス モデルで 1000V (C101)