JAJSPB0A November 2022 – August 2023 TCAL9539-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
ピン | 種類(1) | 説明 | |
---|---|---|---|
名称 | 番号 | ||
A0 | 18 | I | アドレス入力。VCC またはグランドに直接接続します |
A1 | 23 | I | アドレス入力。VCC またはグランドに直接接続します |
GND | 9 | G | グランド |
INT | 22 | O | 割り込み出力。プルアップ抵抗を経由して VCC に接続します |
RESET | 24 | I | アクティブ Low のリセット入力。アクティブな接続が使用されていない場合は、プルアップ抵抗を経由して VCC に接続します |
P00 | 1 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P00 は入力として構成されます |
P01 | 2 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P01 は入力として構成されます |
P02 | 3 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P02 は入力として構成されます |
P03 | 4 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P03 は入力として構成されます |
P04 | 5 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P04 は入力として構成されます |
P05 | 6 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P05 は入力として構成されます |
P06 | 7 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P06 は入力として構成されます |
P07 | 8 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P07 は入力として構成されます |
P10 | 10 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P10 は入力として構成されます |
P11 | 11 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P11 は入力として構成されます |
P12 | 12 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P12 は入力として構成されます |
P13 | 13 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P13 は入力として構成されます |
P14 | 14 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P14 は入力として構成されます |
P15 | 15 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P15 は入力として構成されます |
P16 | 16 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P16 は入力として構成されます |
P17 | 17 | I/O | P ポート入力 / 出力 (プッシュプルの設計構造)。電源投入時に、P17 は入力として構成されます |
SCL | 19 | I | シリアル・クロック・バス。プルアップ抵抗を経由して VCC に接続します |
SDA | 20 | I/O | シリアル・データ・バス。プルアップ抵抗を経由して VCC に接続します |
VCC | 21 | — | 電源電圧 |