JAJSQ14C February 2023 – November 2025 TDA4AH-Q1 , TDA4AP-Q1 , TDA4VH-Q1 , TDA4VP-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
デバイスの汎用メモリ コントローラの機能および追加の説明情報については、「信号の説明」、「詳細説明」の対応するセクションを参照してください。
表 6-101 に、GPMC のタイミング条件を示します。
このセクションに示す IO タイミングは、GPMC0 の信号のすべての組み合わせに適用できます。ただし、1 つの IOSET 内の信号を使用する場合、このタイミングは GPMC0 に対してのみ有効です。IOSET は GPMC0_IOSET、GPMC0_IOSET の表で定義されます。
| パラメータ | 説明 | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| 入力条件 | |||||
| SRI | 入力スルーレート | 1.65 | 4 | V/ns | |
| 出力条件 | |||||
| CL | 出力負荷容量 | 5 | 20 | pF | |
| PCB 接続要件 | |||||
| td(Trace Delay) | 各パターンの伝搬遅延 | 133MHz 同期モード | 140 | 360 | ps |
| その他のすべてのモード | 140 | 720 | |||
| td(Trace Mismatch Delay) | すべてのパターンにわたる伝搬の不整合 | 200 | ps | ||