JAJSS79 November   2023 TDES4940

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4Device and Documentation Support
    1. 4.1 Documentation Support
      1. 4.1.1 Related Documentation
    2. 4.2 サポート・リソース
    3. 4.3 Trademarks
    4. 4.4 静電気放電に関する注意事項
    5. 4.5 用語集
  6. 5Mechanical, Packaging, and Orderable Information
    1. 5.1 Package Option Addendum
    2. 5.2 Tape and Reel Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • DisplayPort (DP) / Embedded DisplayPort (eDP) トランスミッタ
    • VESA DP v1.4a/eDP v1.4b トランスミッタ
    • HBR3/HBR2/HBR/RBR リンクのビット レート
    • メインリンク:1、2、または 4 レーン
    • 各レーン最大 8.1Gbps
    • AUX CH 1Mbps
    • ホット プラグ検出 (HPD)
    • 集約されたビデオ ストリームをローカル eDP ディスプレイに抽出
    • 4 K @ 60Hz のビデオ解像度向けに設計
    • ストリームの同期と分割
  • V3Link 拡張ビデオ インターフェイス
    • チャネルあたり 13.5/12.528/10.8/6.75/3.375Gbps、デュアル チャネルで最大 27Gbps
    • 同軸 / STP 相互接続サポート
    • 1、2 チャネルを選択可能
    • デイジーチェーンと分割
    • アダプティブ イコライゼーション
  • 超低レイテンシ制御チャネル
    • 最大 1MHz の 2 つの高速モード プラス I2C (最大 3.4MHz のローカル バス アクセス)
    • 高速 GPIO
    • SPI および UART パススルー GPIO をサポート
  • 互換性
    • HDCP v1.4 とオンチップ・キーを内蔵
    • V3Link ビデオおよび V3Link 拡張ビデオ製品ファミリ
  • イメージ拡張 (ホワイト・バランスおよびディザリング)
  • セキュリティと診断
    • 電圧および電流の監視
    • BIST およびパターン生成
    • CRC およびエラー診断
    • ECC ON 制御ビット
    • 偽造防止向けの一意の ID
  • 高度なリンク堅牢性と EMC 制御
    • スペクトラム拡散クロック生成 (SSCG)
    • 適応型受信イコライゼーション (AEQ)
  • 低消費電力動作
    • 1.8V および 1.15V のデュアル電源
  • 認定
    • ISO 10605 および IEC 61000-4-2 ESD に準拠
    • 温度:-20℃~+85℃