JAJST56D
October 2001 – February 2024
TFP410
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
5.7
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
T.M.D.S. Pixel Data and Control Signal Encoding
6.3.2
Universal Graphics Controller Interface Voltage Signal Levels
6.3.3
Universal Graphics Controller Interface Clock Inputs
6.4
Device Functional Modes
6.4.1
Universal Graphics Controller Interface Modes
6.4.2
Data De-skew Feature
6.4.3
Hot Plug/Unplug (Auto Connect/Disconnect Detection)
6.4.4
Device Configuration and I2C RESET Description
6.4.5
DE Generator
6.5
Programming
6.5.1
I2C Interface
6.6
Register Maps
6.6.1
VEN_ID Register (Sub-Address = 01−00 ) [reset = 0x014C]
6.6.2
DEV_ID Register (Sub-Address = 03–02) [reset = 0x0410]
6.6.3
REV_ID Register (Sub-Address = 04) [reset = 0x00]
6.6.4
Reserved Register (Sub-Address = 07–05) [reset = 0x641400]
6.6.5
CTL_1_MODE (Sub-Address = 08) [reset = 0xBE]
6.6.6
CTL_2_MODE Register (Sub-Address = 09) [reset = 0x00]
6.6.7
CTL_3_MODE Register (Sub-Address = 0A) [reset = 0x80]
6.6.8
CFG Register (Sub-Address = 0B)
6.6.9
RESERVED Register (Sub-Address = 0E–0C) [reset = 0x97D0A9]
6.6.10
DE_DLY Register (Sub-Address = 32) [reset = 0x00]
6.6.11
DE_CTL Register (Sub-Address = 33) [reset = 0x00]
6.6.12
DE_TOP Register (Sub-Address = 34) [reset = 0x00]
6.6.13
DE_CNT Register (Sub-Address = 37–36) [reset = 0x0000]
6.6.14
DE_LIN Register (Sub-Address = 39–38) [reset = 0x0000]
6.6.15
H_RES Register (Sub-Address = 3B−3A)
6.6.16
V_RES Register (Sub-Address = 3D−3C)
7
Application and Implementation
7.1
Application Information
7.2
Typical Application
7.2.1
Design Requirements
7.2.2
Detailed Design Procedure
7.2.2.1
Data and Control Signals
7.2.2.2
Configuration Options
7.2.2.3
Power Supplies Decoupling
7.2.3
Application Curves
7.3
Power Supply Recommendations
7.3.1
DVDD
7.3.2
TVDD
7.3.3
PVDD
7.4
Layout
7.4.1
Layout Guidelines
7.4.1.1
Layer Stack
7.4.1.2
Routing High-Speed Differential Signal Traces (RxC-, RxC+, Rx0-, Rx0+, Rx1-, Rx1+, Rx2-, Rx2+)
7.4.1.3
DVI Connector
7.4.2
Layout Example
7.4.3
TI PowerPAD 64-Pin HTQFP Package
8
Device and Documentation Support
8.1
ドキュメントの更新通知を受け取る方法
8.2
サポート・リソース
8.3
Trademarks
8.4
静電気放電に関する注意事項
8.5
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
PAP|64
サーマルパッド・メカニカル・データ
PAP|64
PPTD011N
発注情報
jajst56d_oa
jajst56d_pm
1
特長
DVI (Digital Visual Interface) 準拠
1
最大 165MHz のピクセル レートをサポート (60Hz で 1080p と WUXGA を含む)
ユニバーサル グラフィックス コントローラ インターフェイス:
12 ビット、デュアル エッジおよび 24 ビット、シングルエッジの入力モード
調整可能な 1.1V~1.8V および標準 3.3V CMOS 入力信号レベル
完全差動およびシングルエンド入力クロック モード
Intel™
81x チップセットと互換性のある標準 Intel 12 ビット デジタル ビデオ ポート
PLL ノイズ耐性を強化:
オンチップ レギュレータとバイパス コンデンサによりシステム コストを削減
強化されたジッタ性能:
HSYNC ジッタ異常なし
データ依存ジッタは無視できる程度
I
2
C シリアル インターフェイスを使ってプログラム可能
ホットプラグおよびレシーバ検出によるモニタ検出
3.3V 単一電源動作
TI の
PowerPAD™
パッケージを使用した 64 ピン TQFP
TI の高度な 0.18μm
EPIC-5™
CMOS プロセステクノロジー
SiI164 DVI トランスミッタとピン互換
(1)
1.
DVI (Digital Visual Interface) 仕様は、デジタル ディスプレイへの高速デジタル接続のために DDWG (Digital Display Working Group) によって開発された業界標準であり、業界をリードする PC およびコンシューマ エレクトロニクスメーカーによって採用されています。
TFP410
は、DVI リビジョン 1.0 仕様に準拠しています。